ZHCSX43 September 2024 DDS39RF10 , DDS39RFS10
PRODUCTION DATA
DAC 器件中提供了數(shù)據(jù)解擾器,用于在接收后對數(shù)據(jù)進行解擾。擾頻用于避免因重復(fù)數(shù)據(jù)流而導(dǎo)致在傳輸?shù)臄?shù)據(jù)中出現(xiàn)頻譜峰值。擾頻器對于 8b/10b 編碼模式是可選的,但對于 64b/66b 編碼模式是必需的,以便有足夠的頻譜內(nèi)容用于時鐘恢復(fù)和自適應(yīng)均衡。擾頻器在編碼前對數(shù)據(jù)進行操作,以使 8b/10b 擾頻器在 10 位編碼前對 8 位的八位位組進行擾頻,64b/66b 擾頻器在同步報頭插入(66 位編碼)之前對 64 位塊進行擾頻。JESD204C 接收器會自動將其解擾器與傳入的擾頻數(shù)據(jù)流同步。對于 8b/10b 編碼,初始通道對齊序列 (ILA) 絕不會進行擾頻??赏ㄟ^為 8b/10b 編碼模式設(shè)置 SCR 來啟用解擾器,但是,解擾器會在 64b/66b 模式下自動啟用。對于由 JESD204C 標準定義的 8b/10b 編碼以及 64b/66b 編碼方案,擾頻多項式是不同的。