ZHCSTV3 August 2024 AMC3306M05-Q1
PRODUCTION DATA
請(qǐng)參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
圖 6-2 概念化了 AMC3306M05-Q1 中實(shí)現(xiàn)的二階開關(guān)電容器前饋 ΔΣ 調(diào)制器。從輸入電壓 VIN = (VINN – VINP) 中減去 1 位數(shù)模轉(zhuǎn)換器 (DAC) 的輸出 V5,得到電壓 V1。V1 饋入第一積分器級(jí)的輸入。第一個(gè)積分器的輸出饋入第二積分器級(jí)的輸入,得到輸出電壓 V3。將 V3 與輸入信號(hào) VIN 和第一個(gè)積分器的輸出 V2 相加。根據(jù)所得電壓 V4 的極性,比較器的輸出將改變。在這種情況下,1 位 DAC 通過改變相關(guān)的模擬輸出電壓 V5,對(duì)下一個(gè)時(shí)鐘脈沖做出響應(yīng)。這種變化會(huì)導(dǎo)致積分器向相反方向移動(dòng),并強(qiáng)制積分器輸出值跟蹤平均輸入值。
調(diào)制器將量化噪聲轉(zhuǎn)移到高頻,如圖 6-1 所示。因此,在器件的輸出端使用低通數(shù)字濾波器(如 SINC 濾波器)來提高信噪比。該濾波器還可將較高采樣率的 1 位數(shù)據(jù)流轉(zhuǎn)換為較低速率(抽?。┑妮^高位數(shù)據(jù)字。TI 的 C2000? 和 Sitara? 微控制器系列提供合適的可編程硬接線濾波器結(jié)構(gòu),稱為 Σ-Δ 濾波器模塊 (SDFM),該模塊經(jīng)優(yōu)化可與 AMC3306M05-Q1 配合使用。或者,可以使用現(xiàn)場(chǎng)可編程門陣列 (FPGA) 或復(fù)雜可編程邏輯器件 (CPLD) 來實(shí)現(xiàn)濾波器。