主頁 接口 高速串行器/解串器 FPD-Link 串行器/解串器

SN65LVDS93A-Q1

正在供貨

10MHz – 135MHz 28 位平板顯示器鏈路 LVDS 串行解串器發(fā)送器

產(chǎn)品詳情

Applications In-vehicle Infotainment (IVI) Input compatibility LVCMOS Function Serializer Output compatibility LVDS Color depth (bpp) 24 Features Capable to Drive up to 10 meters STP Cable EMI reduction SSC Compatible Rating Automotive Operating temperature range (°C) -40 to 85
Applications In-vehicle Infotainment (IVI) Input compatibility LVCMOS Function Serializer Output compatibility LVDS Color depth (bpp) 24 Features Capable to Drive up to 10 meters STP Cable EMI reduction SSC Compatible Rating Automotive Operating temperature range (°C) -40 to 85
TSSOP (DGG) 56 113.4 mm2 14 x 8.1
  • 具有符合 AEC-Q100 標準的以下結(jié)果:
    • 溫度等級 3:-40°C 至 85°C
    • 人體模型 (HBM) 靜電放電 (ESD) 分類等級 3
    • 充電器件模型 (CDM) ESD 分類等級 C6
  • 低壓差分信號 (LVDS) 顯示系列接口,可直接連接具有集成 LVDS 的 LCD 顯示面板
  • 封裝:14mm x 6.1mm 薄型小外形尺寸 (TSSOP)
  • 1.8V 至 3.3V 耐壓數(shù)據(jù)輸入,可直接連接低功耗、低壓應(yīng)用和圖形處理器
  • 傳輸速率高達 135Mpps(每秒百萬像素);像素時鐘頻率范圍為 10MHz 至 135MHz
  • 適合 HVGA 到高清 (HD) 范圍內(nèi)的顯示分辨率,并且電磁干擾 (EMI) 較低
  • 通過 3.3V 單電源供電運行,75MHz 頻率下的功耗為 170mW(典型值)
  • 28 個數(shù)據(jù)通道 + 時鐘輸入低壓晶體管-晶體管邏輯 (TTL),4 個數(shù)據(jù)通道 + 時鐘輸出低壓差分
  • 禁用時的功耗不到 1mW
  • 可選擇上升或下降時鐘沿觸發(fā)輸入
  • 支持擴頻時鐘 (SSC)
  • 兼容所有 OMAP 2x、OMAP? 3x 和 DaVinci 應(yīng)用處理器

應(yīng)用

  • LCD 顯示面板驅(qū)動器
  • 超便攜移動個人電腦 (UMPC) 和上網(wǎng)本
  • 數(shù)碼相框

All trademarks are the property of their respective owners.

  • 具有符合 AEC-Q100 標準的以下結(jié)果:
    • 溫度等級 3:-40°C 至 85°C
    • 人體模型 (HBM) 靜電放電 (ESD) 分類等級 3
    • 充電器件模型 (CDM) ESD 分類等級 C6
  • 低壓差分信號 (LVDS) 顯示系列接口,可直接連接具有集成 LVDS 的 LCD 顯示面板
  • 封裝:14mm x 6.1mm 薄型小外形尺寸 (TSSOP)
  • 1.8V 至 3.3V 耐壓數(shù)據(jù)輸入,可直接連接低功耗、低壓應(yīng)用和圖形處理器
  • 傳輸速率高達 135Mpps(每秒百萬像素);像素時鐘頻率范圍為 10MHz 至 135MHz
  • 適合 HVGA 到高清 (HD) 范圍內(nèi)的顯示分辨率,并且電磁干擾 (EMI) 較低
  • 通過 3.3V 單電源供電運行,75MHz 頻率下的功耗為 170mW(典型值)
  • 28 個數(shù)據(jù)通道 + 時鐘輸入低壓晶體管-晶體管邏輯 (TTL),4 個數(shù)據(jù)通道 + 時鐘輸出低壓差分
  • 禁用時的功耗不到 1mW
  • 可選擇上升或下降時鐘沿觸發(fā)輸入
  • 支持擴頻時鐘 (SSC)
  • 兼容所有 OMAP 2x、OMAP? 3x 和 DaVinci 應(yīng)用處理器

應(yīng)用

  • LCD 顯示面板驅(qū)動器
  • 超便攜移動個人電腦 (UMPC) 和上網(wǎng)本
  • 數(shù)碼相框

All trademarks are the property of their respective owners.

SN65LVDS93A-Q1 Flatlink 發(fā)送器在單個集成電路上包含了四個 7 位并聯(lián)負載串行輸出移位寄存器、一個 7X 時鐘合成器以及五個低壓差分信號 (LVDS) 線路驅(qū)動器。 憑借這些功能,該器件可通過 5 條平衡雙股線同步發(fā)送 28 位單端低電壓晶體管-晶體管邏輯 (LVTTL) 數(shù)據(jù),這些數(shù)據(jù)將由 SN75LVDS94 和具有集成 LVDS 接收器的 LCD 面板等兼容接收器來接收。

發(fā)送數(shù)據(jù)時,數(shù)據(jù)位 D0 至 D27 會在輸入時鐘信號 (CLKIN) 邊沿逐個載入寄存器。 可通過時鐘選擇 (CLKSEL) 引腳來選擇時鐘的上升沿或下降沿。 CLKIN 的頻率會進行 7 倍倍頻,然后用于以串行方式分 7 位時間片上傳數(shù)據(jù)寄存器。 接著會將 4 個串行數(shù)據(jù)流和鎖相時鐘 (CLKOUT) 輸出至 LVDS 輸出驅(qū)動器。 CLKOUT 的頻率與輸入時鐘 (CLKIN) 相同。

SN65LVDS93A-Q1 無需外部元件或者很少,而且也無需控制。 發(fā)送器輸入端的數(shù)據(jù)總線與接收器輸出端的相同,數(shù)據(jù)傳輸對于用戶而言是透明的。 用戶唯一能夠干預(yù)的是選擇時鐘上升沿(向 CLKSEL 輸入高電平)或下降沿(向 CLKSEL 輸入低電平),以及能夠使用關(guān)斷/清零 (SHTDN) 引腳。 SHTDN 是一個低電平有效輸入,可禁用時鐘并關(guān)斷 LVDS 輸出驅(qū)動器,從而降低功耗。 該信號為低電平時,可將所有內(nèi)部寄存器置為低電平。

SN65LVDS93A-Q1 額定工作環(huán)境溫度范圍為 -40°C 至 85°C。

SN65LVDS93A-Q1 Flatlink 發(fā)送器在單個集成電路上包含了四個 7 位并聯(lián)負載串行輸出移位寄存器、一個 7X 時鐘合成器以及五個低壓差分信號 (LVDS) 線路驅(qū)動器。 憑借這些功能,該器件可通過 5 條平衡雙股線同步發(fā)送 28 位單端低電壓晶體管-晶體管邏輯 (LVTTL) 數(shù)據(jù),這些數(shù)據(jù)將由 SN75LVDS94 和具有集成 LVDS 接收器的 LCD 面板等兼容接收器來接收。

發(fā)送數(shù)據(jù)時,數(shù)據(jù)位 D0 至 D27 會在輸入時鐘信號 (CLKIN) 邊沿逐個載入寄存器。 可通過時鐘選擇 (CLKSEL) 引腳來選擇時鐘的上升沿或下降沿。 CLKIN 的頻率會進行 7 倍倍頻,然后用于以串行方式分 7 位時間片上傳數(shù)據(jù)寄存器。 接著會將 4 個串行數(shù)據(jù)流和鎖相時鐘 (CLKOUT) 輸出至 LVDS 輸出驅(qū)動器。 CLKOUT 的頻率與輸入時鐘 (CLKIN) 相同。

SN65LVDS93A-Q1 無需外部元件或者很少,而且也無需控制。 發(fā)送器輸入端的數(shù)據(jù)總線與接收器輸出端的相同,數(shù)據(jù)傳輸對于用戶而言是透明的。 用戶唯一能夠干預(yù)的是選擇時鐘上升沿(向 CLKSEL 輸入高電平)或下降沿(向 CLKSEL 輸入低電平),以及能夠使用關(guān)斷/清零 (SHTDN) 引腳。 SHTDN 是一個低電平有效輸入,可禁用時鐘并關(guān)斷 LVDS 輸出驅(qū)動器,從而降低功耗。 該信號為低電平時,可將所有內(nèi)部寄存器置為低電平。

SN65LVDS93A-Q1 額定工作環(huán)境溫度范圍為 -40°C 至 85°C。

下載 觀看帶字幕的視頻 視頻

技術(shù)文檔

star =有關(guān)此產(chǎn)品的 TI 精選熱門文檔
未找到結(jié)果。請清除搜索并重試。
查看全部 4
類型 標題 下載最新的英語版本 日期
* 數(shù)據(jù)表 SN65LVDS93A-Q1 FlatLink? 發(fā)送器 數(shù)據(jù)表 (Rev. B) PDF | HTML 英語版 (Rev.B) PDF | HTML 2015年 5月 30日
應(yīng)用手冊 High-Speed Layout Guidelines for Reducing EMI for LVDS SerDes Designs 2018年 11月 9日
應(yīng)用手冊 AN-1108 Channel-Link PCB and Interconnect Design-In Guidelines (Rev. A) 2018年 8月 3日
EVM 用戶指南 LVDS83BTSSOPEVM User's Guide 2017年 10月 13日

設(shè)計和開發(fā)

如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。

評估板

LVDS83BTSSOPEVM — LVDS83BT 10 -135MHz 28位 LVDS 發(fā)送器/串行器評估模塊

SN75LVDS83B 發(fā)送器在單個集成電路中包含 4 個 7 位并行負載串行輸出移位寄存器、1 個 7X 時鐘合成器以及 5 個低電壓差分信號 (LVDS) 線路驅(qū)動器。借助這些功能,可通過 5 個平衡對導(dǎo)體同步發(fā)送 28 位單端 LVTTL 數(shù)據(jù),以便 SN75LVDS82 和具有集成 LVDS 接收器的 LCD 面板等兼容接收器接收這些數(shù)據(jù)。此 EVM 也適用于評估 SN65LVDS93A 和 SN65LVDS93A-Q1 系列器件。
用戶指南: PDF
TI.com 上無現(xiàn)貨
仿真模型

SN65LVDS93A-Q1 IBIS Model

SLLM272.ZIP (25 KB) - IBIS Model
模擬工具

PSPICE-FOR-TI — PSpice? for TI 設(shè)計和仿真工具

PSpice? for TI 可提供幫助評估模擬電路功能的設(shè)計和仿真環(huán)境。此功能齊全的設(shè)計和仿真套件使用 Cadence? 的模擬分析引擎。PSpice for TI 可免費使用,包括業(yè)內(nèi)超大的模型庫之一,涵蓋我們的模擬和電源產(chǎn)品系列以及精選的模擬行為模型。

借助?PSpice for TI 的設(shè)計和仿真環(huán)境及其內(nèi)置的模型庫,您可對復(fù)雜的混合信號設(shè)計進行仿真。創(chuàng)建完整的終端設(shè)備設(shè)計和原型解決方案,然后再進行布局和制造,可縮短產(chǎn)品上市時間并降低開發(fā)成本。?

在?PSpice for TI 設(shè)計和仿真工具中,您可以搜索 TI (...)
模擬工具

TINA-TI — 基于 SPICE 的模擬仿真程序

TINA-TI 提供了 SPICE 所有的傳統(tǒng)直流、瞬態(tài)和頻域分析以及更多。TINA 具有廣泛的后處理功能,允許您按照希望的方式設(shè)置結(jié)果的格式。虛擬儀器允許您選擇輸入波形、探針電路節(jié)點電壓和波形。TINA 的原理圖捕獲非常直觀 - 真正的“快速入門”。

TINA-TI 安裝需要大約 500MB。直接安裝,如果想卸載也很容易。我們相信您肯定會愛不釋手。

TINA 是德州儀器 (TI) 專有的 DesignSoft 產(chǎn)品。該免費版本具有完整的功能,但不支持完整版 TINA 所提供的某些其他功能。

如需獲取可用 TINA-TI 模型的完整列表,請參閱:SpiceRack - 完整列表 

需要 HSpice (...)

用戶指南: PDF
英語版 (Rev.A): PDF
封裝 引腳 CAD 符號、封裝和 3D 模型
TSSOP (DGG) 56 Ultra Librarian

訂購和質(zhì)量

包含信息:
  • RoHS
  • REACH
  • 器件標識
  • 引腳鍍層/焊球材料
  • MSL 等級/回流焊峰值溫度
  • MTBF/時基故障估算
  • 材料成分
  • 鑒定摘要
  • 持續(xù)可靠性監(jiān)測
包含信息:
  • 制造廠地點
  • 封裝廠地點

推薦產(chǎn)品可能包含與 TI 此產(chǎn)品相關(guān)的參數(shù)、評估模塊或參考設(shè)計。

支持和培訓(xùn)

視頻