SN65LVDS822
- 4:27 LVDS 到 CMOS 解串器
- 對(duì)于 160 × 120 至 1024 × 600 范圍內(nèi)的分辨率,像素時(shí)鐘范圍為 4MHz 至 54MHz
- 具有 14x 采樣的特殊 2:27 模式允許只使用 2 條數(shù)據(jù)信道
- 具有 3 路可選 CMOS 轉(zhuǎn)換率的極低電磁干擾 (EMI)
- 支持單個(gè) 3.3V 電源;VDDIO 允許 1.8V 至 3.3V 電壓范圍,可提供靈活的面板支持
- 時(shí)鐘輸出為上升或下降邊沿
- 針對(duì)靈活印刷電路板 (PCB) 布局布線的總線交換特性
- 集成型可切換輸入端接
- 所有輸入引腳是故障安全的;±3kV 人體模型 (HBM) 靜電放電 (ESD) 保護(hù)
- 7mm x 7mm 48 引腳超薄四方扁平無引線 (VQFN),0.5mm 間距
- 與 TIA/EIA-644-A 發(fā)送器兼容
應(yīng)用范圍
- 打印機(jī)
- 具有一個(gè) LCD 的裝置
- 數(shù)碼照相機(jī)
All trademarks are the property of their respective owners.
SN65LVDS822 是一種高級(jí) Flatlink 低壓差分信號(hào) (LVDS) 接收器,采用現(xiàn)代化 CMOS 工藝。 該器件具有幾個(gè)獨(dú)特的功能,其中包括 3 個(gè)可選 CMOS 輸出轉(zhuǎn)換率,1.8V 至 3.3V 的 CMOS 輸出電壓支持,一個(gè)引腳分配交換選項(xiàng),集成差分端接(可配置),一個(gè)自動(dòng)低功耗模式和 4:27 和 2:27 解串化模式。 它與諸如 SN75LVDS83B、SN65LVDS93A 的 TI FlatLink™ 發(fā)送器以及符合 TIA/EIA 644-A 標(biāo)準(zhǔn)的標(biāo)準(zhǔn)工業(yè)用 LVDS 發(fā)送器兼容。
SN65LVDS822 特有一個(gè)自動(dòng)低功耗待機(jī)模式,當(dāng) LVDS 時(shí)鐘被禁用時(shí)激活。 此器件在將低壓施加到引腳 SHTDN# 上時(shí)進(jìn)入一個(gè)平均低功耗關(guān)斷模式。
SN65LVDS822 采用 48 引腳 7mm x 7mm 塑料四方扁平無引線 (QFN) 封裝,封裝的焊球間距為 0.5mm,并且可在 –40°C 至 85°C 的工業(yè)環(huán)境溫度范圍內(nèi)使用。
在標(biāo)準(zhǔn) 7x 模式下支持 4MHz 至 54MHz 的時(shí)鐘頻率范圍,可與數(shù)據(jù)速率在 28Mbps 至 378Mbps 之間的 LVDS 數(shù)據(jù)一同使用。 對(duì)于 56Mbps 至 378Mbps 的 LVDS 的數(shù)據(jù)速率,此 14x 模式支持 4MHz 至 27MHz 的頻率。 LVDS 時(shí)鐘頻率始終與 CMOS 輸出時(shí)鐘頻率相匹配。 為了實(shí)現(xiàn)正常運(yùn)行,在時(shí)鐘線路上監(jiān)視直流共模電壓。 此器件的設(shè)計(jì)可支持 1/16 VGA (160 × 120) 至 1024 × 600 范圍內(nèi)的分辨率,每秒 60 幀,24 位彩色。
SN65LVDS822 特有一個(gè)自動(dòng)低功耗待機(jī)模式,當(dāng) LVDS 時(shí)鐘被禁用時(shí)激活。 此器件在將低壓施加到引腳 SHTDN# 上時(shí)進(jìn)入平均低功耗關(guān)斷模式。 在這兩個(gè)低功耗模式中,所有 CMOS 輸出驅(qū)動(dòng)為低電平。 所有輸入引腳具有故障安全保護(hù)功能,此功能在電源電壓為高值且穩(wěn)定前,可防止器件損壞。
SN65LVDS822 采用 48 引腳 7mm x 7mm 塑料四方扁平無引線 (QFN) 封裝,封裝的焊球間距為 0.5mm,并且可在 –40°C 至 85°C 的工業(yè)環(huán)境溫度范圍內(nèi)使用。
技術(shù)文檔
| 類型 | 標(biāo)題 | 下載最新的英語版本 | 日期 | |||
|---|---|---|---|---|---|---|
| * | 數(shù)據(jù)表 | SN65LVDS822 Flatlink? LVDS 接收器 數(shù)據(jù)表 (Rev. B) | PDF | HTML | 英語版 (Rev.B) | PDF | HTML | 2014年 9月 30日 |
| 應(yīng)用手冊(cè) | High-Speed Layout Guidelines for Reducing EMI for LVDS SerDes Designs | 2018年 11月 9日 | ||||
| 技術(shù)文章 | Applications of Low Voltage Differential Signaling (LVDS) in Multifunction and Ind | PDF | HTML | 2017年 8月 24日 | |||
| 用戶指南 | SN65LVDS822 User’s Guide (Rev. A) | 2013年 9月 30日 |
設(shè)計(jì)和開發(fā)
如需其他信息或資源,請(qǐng)點(diǎn)擊以下任一標(biāo)題進(jìn)入詳情頁面查看(如有)。
PSPICE-FOR-TI — PSpice? for TI 設(shè)計(jì)和仿真工具
借助?PSpice for TI 的設(shè)計(jì)和仿真環(huán)境及其內(nèi)置的模型庫,您可對(duì)復(fù)雜的混合信號(hào)設(shè)計(jì)進(jìn)行仿真。創(chuàng)建完整的終端設(shè)備設(shè)計(jì)和原型解決方案,然后再進(jìn)行布局和制造,可縮短產(chǎn)品上市時(shí)間并降低開發(fā)成本。?
在?PSpice for TI 設(shè)計(jì)和仿真工具中,您可以搜索 TI (...)
TINA-TI — 基于 SPICE 的模擬仿真程序
TINA-TI 安裝需要大約 500MB。直接安裝,如果想卸載也很容易。我們相信您肯定會(huì)愛不釋手。
TINA 是德州儀器 (TI) 專有的 DesignSoft 產(chǎn)品。該免費(fèi)版本具有完整的功能,但不支持完整版 TINA 所提供的某些其他功能。
如需獲取可用 TINA-TI 模型的完整列表,請(qǐng)參閱:SpiceRack - 完整列表
需要 HSpice (...)
| 封裝 | 引腳 | CAD 符號(hào)、封裝和 3D 模型 |
|---|---|---|
| VQFN (RGZ) | 48 | Ultra Librarian |
訂購和質(zhì)量
- RoHS
- REACH
- 器件標(biāo)識(shí)
- 引腳鍍層/焊球材料
- MSL 等級(jí)/回流焊峰值溫度
- MTBF/時(shí)基故障估算
- 材料成分
- 鑒定摘要
- 持續(xù)可靠性監(jiān)測(cè)
- 制造廠地點(diǎn)
- 封裝廠地點(diǎn)
推薦產(chǎn)品可能包含與 TI 此產(chǎn)品相關(guān)的參數(shù)、評(píng)估模塊或參考設(shè)計(jì)。