PCM1861
- 高 SNR 性能:
- 110dB SNR (PCM1861/63/65)
- 103dB SNR (PCM1860/62/64)
- ADC 采樣率 (fS) = 8kHz 至 192kHz
- 提供多達(dá)四個(gè)獨(dú)立的 ADC 通道
- 單端 2.1VRMS 滿標(biāo)量程 (FS) 輸入
- 差分 4.2VRMS FS 輸入
- 硬件 (HW) 控制:PCM1860/61
- 軟件 (SW) 控制(I2C 或 SPI):
PCM1862/63/64/65 - 支持多達(dá)四個(gè)數(shù)字麥克風(fēng)
(軟件控制的器件) - 可編程增益放大器 (PGA):
- 固定增益:0dB、12dB、32dB
(PCM1860/61) - 軟件控制的增益:–12dB 至 +32dB
(PCM1862/63/64/65)
- 固定增益:0dB、12dB、32dB
- 集成高性能音頻 PLL
- 3.3V 單電源運(yùn)行
- 3.3V 時(shí)的功耗:
- < 85mW (PCM1860/61/62/63)
- < 145mW (PCM1864/65)
- 用于音頻系統(tǒng)喚醒和睡眠的 Energysense 音頻內(nèi)容檢測(cè)器
- 主/從音頻接口
- 自動(dòng) PGA 削波抑制控制
- 所有器件之間具有 PCB 封裝兼容性
PCM186x 系列(PCM1860、PCM1861、PCM1862、PCM1863、PCM1864 和 PCM1865)音頻前端器件采用了新的音頻功能集成方法,從而能夠輕松地符合歐洲生態(tài)設(shè)計(jì)法規(guī),同時(shí)能夠以更低的成本實(shí)現(xiàn)高性能終端產(chǎn)品。PCM186x 支持 3.3V 單電源運(yùn)行,并以小封裝提供集成的可編程增益放大器 (PGA);利用該配置,能夠以更低的成本實(shí)現(xiàn)更小且更智能的產(chǎn)品。
PCM186x 音頻前端支持從較小的 mV 級(jí)麥克風(fēng)輸入到 2.1VRMS 線路輸入的單端輸入電平,無需外部電阻分壓器。前端混頻器 (MIX)、多路復(fù)用器 (MUX) 和 PGA 還支持差分 (Diff)、偽差分和單端 (SE) 輸入,從而使這些器件成為需要干擾抑制的產(chǎn)品的理想接口。PCM186x 集成了許多可以輔助或替代某些 DSP 功能的系統(tǒng)級(jí)功能。
集成的帶隙電壓基準(zhǔn)可提供出色的 PSRR,因此可能無需專用的模擬 3.3V 電源軌。
技術(shù)文檔
| 類型 | 標(biāo)題 | 下載最新的英語版本 | 日期 | |||
|---|---|---|---|---|---|---|
| * | 數(shù)據(jù)表 | PCM186x 4 通道或 2 通道 192kHz 音頻 ADC 數(shù)據(jù)表 (Rev. D) | PDF | HTML | 英語版 (Rev.D) | PDF | HTML | 2018年 4月 27日 |
| 模擬設(shè)計(jì)期刊 | 使用非陶瓷電容器時(shí)的 (Rev. A) | PDF | HTML | 英語版 (Rev.A) | PDF | HTML | 2023年 5月 15日 | |
| 應(yīng)用手冊(cè) | Sitara Linux ALSA DSP Microphone Array Voice Recognition | 2017年 6月 30日 | ||||
| EVM 用戶指南 | PCM186x EVM User's Guide | 2015年 3月 31日 | ||||
| 應(yīng)用手冊(cè) | Optimizing Signal Chain Noise on PCM186x Devices | 2015年 2月 5日 | ||||
| 應(yīng)用手冊(cè) | 所選封裝材料的熱學(xué)和電學(xué)性質(zhì) | 2008年 10月 16日 |
設(shè)計(jì)和開發(fā)
如需其他信息或資源,請(qǐng)點(diǎn)擊以下任一標(biāo)題進(jìn)入詳情頁面查看(如有)。
PCM1861EVM — PCM1861 110dB 帶通用前端評(píng)估模塊的 2 通道硬件控制音頻 ADC
PCM1861EVM (EVM) 是一款易于使用的電路板,用于全面評(píng)估四通道 PCM1861 ADC。隨附的 USB-12X 板將 EVM 連接至 PC 并提供 5V 電源。該 EVM 由 PurePathTM 控制臺(tái)控制,該控制臺(tái)提供了加載、運(yùn)行和保存腳本的功能。
PSPICE-FOR-TI — PSpice? for TI 設(shè)計(jì)和仿真工具
借助?PSpice for TI 的設(shè)計(jì)和仿真環(huán)境及其內(nèi)置的模型庫,您可對(duì)復(fù)雜的混合信號(hào)設(shè)計(jì)進(jìn)行仿真。創(chuàng)建完整的終端設(shè)備設(shè)計(jì)和原型解決方案,然后再進(jìn)行布局和制造,可縮短產(chǎn)品上市時(shí)間并降低開發(fā)成本。?
在?PSpice for TI 設(shè)計(jì)和仿真工具中,您可以搜索 TI (...)
| 封裝 | 引腳 | CAD 符號(hào)、封裝和 3D 模型 |
|---|---|---|
| TSSOP (DBT) | 30 | Ultra Librarian |
訂購和質(zhì)量
- RoHS
- REACH
- 器件標(biāo)識(shí)
- 引腳鍍層/焊球材料
- MSL 等級(jí)/回流焊峰值溫度
- MTBF/時(shí)基故障估算
- 材料成分
- 鑒定摘要
- 持續(xù)可靠性監(jiān)測(cè)
- 制造廠地點(diǎn)
- 封裝廠地點(diǎn)
推薦產(chǎn)品可能包含與 TI 此產(chǎn)品相關(guān)的參數(shù)、評(píng)估模塊或參考設(shè)計(jì)。