ZHCUA64D November 2009 – March 2022 ADS4122 , ADS4125 , ADS4126 , ADS4128 , ADS4129 , ADS4142 , ADS4145 , ADS4146 , ADS4149 , ADS41B25 , ADS41B29 , ADS41B49 , ADS58B18 , ADS58B19
可通過(guò)幾種方式向 ADC 提供時(shí)鐘。默認(rèn)時(shí)鐘選項(xiàng)是直接向 SMA 連接器 J19 提供單端時(shí)鐘。此時(shí)鐘通過(guò)變壓器耦合轉(zhuǎn)換為差分并交流耦合到 ADC。時(shí)鐘輸入必須來(lái)自干凈的低抖動(dòng)源,并且通常由窄帶通濾波器在電路板外部進(jìn)行濾波。時(shí)鐘振幅通常設(shè)置為約 1.5V的峰間值 ,由于時(shí)鐘輸入的交流耦合,振幅偏移不是問(wèn)題。時(shí)鐘源通常與輸入頻率的信號(hào)發(fā)生器同步,使時(shí)鐘和中頻保持一致,以便進(jìn)行有意義的 FFT 分析。
或者,可以由板載 VCXO 和 CDCE72010 時(shí)鐘緩沖器提供時(shí)鐘。CDCE72010 時(shí)鐘緩沖器進(jìn)行了出廠編程,向 ADC 輸出一個(gè)時(shí)鐘,該 ADC 是板載 VCXO 速率的四分之一。使用此時(shí)鐘選項(xiàng)時(shí),必須通過(guò)時(shí)鐘輸入 SMA 連接器 J19 向 CDCE72010 提供一個(gè)獨(dú)立的 20MHz 參考時(shí)鐘??赏ㄟ^(guò) CDCE72010 向 ADC 提供兩種時(shí)鐘選項(xiàng)??梢詫⒉罘?LVPECL 時(shí)鐘輸出連接到 ADC 時(shí)鐘輸入,或者可以將來(lái)自 CDCE72010 的單端 CMOS 時(shí)鐘通過(guò)板載晶體濾波器連接到 ADC 變壓器耦合時(shí)鐘輸入。為了獲得更好的性能,建議通過(guò)晶體輸出選擇 CMOS 時(shí)鐘。在更改跳線(xiàn)設(shè)置和電阻之前,請(qǐng)參閱 TI 網(wǎng)站上相關(guān) ADS41xx 或 ADS41Bxx 產(chǎn)品文件夾下的原理圖。表 2-4 顯示了各種時(shí)鐘選項(xiàng)設(shè)置。雖然在 EVM 上安裝了 CDCE72010 時(shí)鐘緩沖器,但默認(rèn)情況下不安裝 VCXO 和晶體濾波器。
| EVM 跳線(xiàn)選項(xiàng) | 說(shuō)明 | 跳線(xiàn)設(shè)置 |
|---|---|---|
| JP4 | ENABLE VCXO1 TC0-2111 | 1-2 → VCXO 啟用 2-3 → VCXO 禁用 |
| J19 | 用于時(shí)鐘輸入的 SMA 連接器 | |
| JP1 | CDCE72010 斷電 | 1-2 → CDCE72010 斷電;開(kāi)啟 → CDCE72010 開(kāi)啟 |
| JP2 | CDCE72010 復(fù)位 | 1-2 → 復(fù)位,開(kāi)啟 → 正常運(yùn)行。(默認(rèn)) |
| R81/107 | 時(shí)鐘輸入或 CDC 基準(zhǔn)跳線(xiàn) | R81 → J19 直接向 ADC 提供時(shí)鐘;R107 → CDCE72010 的參考時(shí)鐘 |
| R113/114/115 | 對(duì)于 ADC 時(shí)鐘,T4 的 +ve 端的時(shí)鐘輸入 | R115 → 將 J19 連接到 ADC;R114 → 將 CDCE72010 的 Y0 輸出(此路徑有晶體濾波器)連接到 ADC;R113 → 將 Y1P(CDCE72010 的差分 LVPECL 時(shí)鐘輸出)連接到 ADC |
| R108/110 | 對(duì)于 ADC 時(shí)鐘,T4 的 -ve 端的時(shí)鐘輸入 | R110→ 接地(默認(rèn));R108→ 連接到 Y1N(CDCE72010 的差分時(shí)鐘輸出),僅與 Y1P 配合使用。 |
| JP8 | CDCE72010 的模式選擇引腳 | 1-2 → 高電平(默認(rèn)),請(qǐng)參閱 CDCE72010 的數(shù)據(jù)表;2-3 → 接地 |
| R111/112 | PLLOCK LED | R111 → 連接到 D3 二極管;R112 → 通過(guò) 10nF 電容器接地 |
| JP10 | CDCE72010 的 Aux_sel 引腳 | 1-2 → 高電平,請(qǐng)參閱 CDCE72010 的數(shù)據(jù)表;2-3 → 接地(默認(rèn)) |
| EVM 選項(xiàng) | 評(píng)估目標(biāo) | 需要更改跳線(xiàn)和電阻 | J19 上的頻率輸入 | CDC 配置說(shuō)明 | 注釋 |
|---|---|---|---|---|---|
| 1 | 使用正弦波時(shí)鐘評(píng)估 ADC 的性能 | JP1 → 1-2;JP2 → 無(wú)分流器;JP4 → 2-3;安裝:R81、R110、R115 | ADC 的采樣頻率 | 不適用 | 默認(rèn)值 |
| 2 | 使用源自 CDCE72010 的晶體濾波 LVCMOS 時(shí)鐘評(píng)估 ADC 的性能 | JP1 → 無(wú)分流器;JP2 → 無(wú)分流器;JP4 → 1-2;安裝:R107、R110、R114;移除:R81、R115 | 983.04MHz 下 VCXO 為 20M | 將 VCXO 頻率除以 4,Y0 上的輸出 | 實(shí)現(xiàn)最佳性能 |
| 3 | 使用差分 LVPECL 時(shí)鐘評(píng)估 ADC 的性能 | JP1 → 無(wú)分流器;JP2 → 無(wú)分流器;JP4 → 1-2;安裝:R107、R108、R114;移除:R81、R110、R115 | 983.04MHz 下 VCXO 為 20M | 將 VCXO 頻率除以 4,Y1P 和 Y1N 上的差分 LVPECL 時(shí)鐘輸出 | 不建議用于大多數(shù)應(yīng)用程序中 |