ZHCUA53C October 2021 – November 2022 TPSI3050-Q1
在兩線模式中,可以使用 EN 和 VSSP 兩個引腳控制 TPSI3050-Q1。當 EN 大于或等于 6.5V 時,向器件供電。當 EN 電壓為高電平時,向器件的次級側(cè)供電。當 EN 為低電平時,停止向次級側(cè)傳輸電源,MOSFET 或 SCR 關(guān)閉。
要為雙線模式配置 EVM,必須進行以下更改:
圖 3-2 直觀地展示了如何為兩線模式配置電路板:
| J4 接頭 | IEN |
|---|---|
| PXFR #1 (7.32k?) | 1.9 mA |
| PXFR #2 (20k?) | 6.8mA |
圖 3-3 顯示了在兩線模式中使用最高電源傳輸 PXFR #2 (20k?)從 EN 上升到 VDDM 和 VDDP 上升的加電延遲。加電延遲與電源傳輸選擇以及 VDDH 到 VDDM 之間和 VDDM 到 VSSS 之間的電容器直接相關(guān)。從 EN 到 VDDM 的延遲為 1.222ms,從 EN 到 VDDH 的延遲為 1.322ms。圖 3-3 顯示了在兩線模式中使用最高電源傳輸 PXFR #2 (20k?)從 EN 上升到 VDRV 上升的延遲。從 EN 到 VDRV 的延遲為 2.689ms。圖 3-5 顯示了從 EN 下降到 VDRV 下降的延遲。延遲為 2.441us。