ZHCAFL6 September 2025 BQ76905 , BQ76907
本節(jié)介紹 7 節(jié)電池組及少于 7 節(jié)的電池組在正常模式下的采樣邏輯。對于 7 節(jié)電池組,如 圖 2-1 所示,BQ76907 以 ADSCAN LOOP 方式執(zhí)行電壓采樣。
圖 2-1 7 節(jié)電池組的 ADSCAN LOOP每個 ADSCAN LOOP 包含 8 個時隙,其中前 7 個時隙連續(xù)采集 7 節(jié)電池的電壓,最后 1 個時隙為共享時隙。
每個時隙的時間 T_Slot 可通過 [CVADCSPEED_1, CVADCSPEED_0]進(jìn)行配置。如 表 2-1 所示。T_Slot 越小,采樣速率越高,但精度越低。反之,T_Slot 越大,采樣速率越低,但精度越高。因此,用戶在設(shè)置 T_Slot 時,應(yīng)根據(jù)應(yīng)用需求權(quán)衡 BQ76907 的采樣速度與精度。
| CVADCSPEED_1 | CVADCSPEED_0 | T_Slot |
|---|---|---|
| 0 | 0 | 2.93ms |
| 0 | 1 | 1.46ms |
| 1 | 0 | 732us |
| 1 | 1 | 366us |
共享時隙由(TS 引腳電壓、內(nèi)部溫度、VC7 引腳電壓、VREF 電壓和 VSS 電壓)共享使用。由于與電芯電壓相比,這些電壓不需要快速的采樣速率,因此每個 ADSCAN LOOP 只能對其中一種電壓進(jìn)行采樣。完成所有電壓的采樣需要經(jīng)歷 5 個ADSCAN LOOP。因此,將每 5 個 ADSCAN LOOP 稱為一個FULLSCAN LOOP,如中圖 2-2所示。
圖 2-2 FULLSCAN LOOP在許多應(yīng)用場景中,客戶對采樣速率要求不高,但對功耗較為敏感,并期望在正常模式下仍能維持相對較低的功耗。針對這一需求,BQ76907 設(shè)置了一個寄存器:LOOP_SLOW [1, 0]。通過配置該寄存器,用戶可以在每個活動時隙后插入若干個 IDLE 時隙,并通過這種方式降低采樣速率,從而實現(xiàn)更低的功耗。如 圖 2-3 所示。
圖 2-3 具有 LOOP_SLOW 速度控制的 ADSCAN LOOP其中:n 與空閑時隙數(shù)之間的關(guān)系也可直接參考表 2-2。
| LOOP_SLOW [1] | LOOP_SLOW [0] | Loop 速度 |
|---|---|---|
| 0 | 0 | 全速 (1 個活動時隙之后 0 個 IDLE 時隙) |
| 0 | 1 | 半速 (1 個活動時隙之后 1 個 IDLE 時隙) |
| 1 | 0 | 四分之一的速度 (1 個活動時隙之后 3 個 IDLE 時隙) |
| 1 | 1 | 八分之一的速度 (1 個活動時隙之后 7 個 IDLE 時隙) |