根據(jù)系統(tǒng)中使用的成像儀或攝像頭像素時鐘 (PCLK) 頻率,F(xiàn)PD-Link III 器件需要不同的 REFCLK 頻率。同樣,時域抖動規(guī)格取決于 PCLK 頻率、UI 和各種鏈接配置設(shè)置。下面的匯總列出了所有需要外部 REFCLK 的 FPD-Link III 器件的時域和頻域抖動限制以及 UI 定義。所有器件都可以支持頻率精度為 ±50ppm 的標(biāo)準(zhǔn) 1.8V LVCMOS 時鐘輸入。對于時域抖動測量,需要在抖動分析軟件工具中配置自定義二階 PLL 模型。以下環(huán)路帶寬、低通濾波器和 BER 設(shè)置用于所有 FPD-Link III 器件的時域抖動分析:
方程式 1.
方程式 2.
方程式 3.
DS90UB933-Q1 和 DS90UB633A-Q1 UI 定義和時域抖動限制
方程式 4.
方程式 5.
方程式 6.
DS90UB913A-Q1 和 DS90UB913Q-Q1 UI 定義和時域抖動限制
方程式 7.
方程式 8.
方程式 9.
方程式 10.
DS90UB935-Q1 DS90UB953-Q1、DS90UB953A-Q1 和 DS90UB635-Q1 UI 定義和時域抖動限制
方程式 11.
方程式 12.
DS90UB954-Q1、DS90UB936-Q1、DS90UB958-Q1 和 DS90UB638-Q1 頻域抖動限制
相位噪聲集成范圍:200kHz 至 10MHz
抖動限制 = 50ps 峰峰值
DS90UB960-Q1、DS90UB962-Q1 和 DS90UB662-Q1 頻域抖動限制
相位噪聲集成范圍:200kHz 至 10MHz
抖動限制 = 50ps 峰峰值
DS90Ux941AS-Q1 UI 定義和時域抖動限制
方程式 13.
方程式 14.
方程式 15.