ZHCAF53A March 2025 – September 2025 TAS2120 , TAS2320 , TAS2572 , TAS2574
該器件根據(jù) VDD_MODE_THR_LVL[23:0] 寄存器中配置的 Y 橋模式閾值持續(xù)監(jiān)測(cè)輸入音頻信號(hào)電平。當(dāng)音頻信號(hào)降至此閾值以下時(shí),會(huì)啟用內(nèi)部磁滯計(jì)時(shí)器。如果信號(hào)在 YBRIDGE_HYST_TIMER [1:0] 寄存器指定的持續(xù)時(shí)間內(nèi)一直低于閾值,則器件將切換到基于較低電壓 (1.8V) VDD 電源的 PWM 開(kāi)關(guān)模式。當(dāng)信號(hào)電平超過(guò) VDD_MODE_THR_LVL [23:0] 寄存器和 VDD_MODE_HYST [23:0] 寄存器定義的閾值后,器件就會(huì)開(kāi)始在 PVDD 電源上開(kāi)關(guān)輸出 PWM 信號(hào),而不會(huì)引入任何信號(hào)削波。
可以使用 PPC3 軟件工具配置 VDD_MODE_THR_LVL[23:0] 和 VDD_MODE_HYST[23:0] 寄存器。
| 位 | 字段 | 類(lèi)型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 23-0 | VDD_MODE_THR_LVL[23:0] | R/W | 50A3D7h | 地址 0x8 至 0xA 合并在一起??梢允褂?PPC3 軟件進(jìn)行配置。 |
| 位 | 字段 | 類(lèi)型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 23-0 | VDD_MODE_HYST[23:0] | R/W | DA74h | 地址 0xC 至 0xE 合并在一起??梢允褂?PPC3 軟件進(jìn)行配置。 |
| YBRIDGE_HYST_TIMER[1:0] | 配置 |
|---|---|
| 00 | 100us |
| 01(默認(rèn)值) | 500us |
| 10 | 5ms |
| 11 | 50ms |
與 TAS257x 系列不同,TAS2x20 器件可通過(guò)硬件引腳控制或 I2C 控制進(jìn)行配置。在硬件引腳控制模式下,用戶可從三種預(yù)定義配置中選擇其一,用于設(shè)定 Y 橋閾值。與之相比,對(duì)于 I2C 或軟件控制模式,Y 橋閾值由前面描述的 VDD_MODE_THR_LVL 和 VDD_MODE_HYST 寄存器的組合定義。
| SEL4_ADDR 連接 | 配置 |
|---|---|
| 直接短接至 GND | 80mW 的 Y 橋閾值 |
| 直接短接至電源 | 40mW 的 Y 橋閾值 |
| 24K 至電源 | 1mW 的 Y 橋閾值 |
此外,在硬件引腳控制模式下,會(huì)將磁滯計(jì)時(shí)器設(shè)置為默認(rèn)值(500 微秒)。與之相比,對(duì)于 I2C 或軟件控制模式,可以通過(guò)如上所述的 YBRIDGE_HYST_TIMER 寄存器定制磁滯定時(shí)器值。