ZHCSYC9 May 2025 TPS7H4012-SEP , TPS7H4013-SEP
ADVMIX
該器件包含一個輸出過壓保護 (OVP) 電路,以便更大限度地減少輸出電壓過沖。當 VSNS+ ≥ PWRGDHIGH_R% × VREF 時,OVP 電路將接合。通常,這意味著當 VOUT 上升到其標稱值的 108% 以上時,OVP 電路會接合。當 OVP 激活時,高側(cè) FET 保持關(guān)斷狀態(tài),低側(cè) FET 保持導(dǎo)通狀態(tài),以便使 VOUT 快速放電。
可能導(dǎo)致過壓情況的一個示例是電源輸出在一段持續(xù)的時間內(nèi)過載。因此,誤差放大器會將實際輸出電壓與基準電壓進行比較。如果 VSNS 引腳電壓長時間低于基準電壓,誤差放大器輸出將需要最大輸出電流。該條件消除后,穩(wěn)壓器輸出上升,誤差放大器輸出轉(zhuǎn)換至穩(wěn)態(tài)電壓。在一些輸出電容較小的應(yīng)用中,電源輸出電壓的響應(yīng)速度可以快于誤差放大器。這會導(dǎo)致輸出過沖的可能性。OVP 功能可更大限度地減少該過沖。
如果 VSNS+ 引腳電壓高于 OVP 閾值,高側(cè) MOSFET 會關(guān)斷,避免電流流入輸出以及最大限度降低輸出過沖。VSNS+ 電壓降至 OVP 閾值以下以后,高側(cè) MOSFET 可以在下一時鐘周期導(dǎo)通。