ZHCSL92G May 2020 – March 2024 TLV9151-Q1 , TLV9152-Q1 , TLV9154-Q1
PRODUCTION DATA
TLV915xS-Q1 器件具有一個或多個關(guān)斷引腳 (SHDN),該引腳可禁用運算放大器,從而將其置于低功耗待機模式。在該模式下,運算放大器的電流消耗通常約為 30μA。SHDN 引腳為高電平有效,這意味著當(dāng) SHDN 引腳的輸入為有效邏輯高電平時會啟用關(guān)斷模式。
SHDN 引腳以運算放大器的負(fù)電源軌為基準(zhǔn)。關(guān)斷特性的閾值位于 800mV(典型值)左右,且不隨電源電壓的變化而變化。開關(guān)閾值中包含了遲滯,可保持順暢的開關(guān)特性。為了確保適當(dāng)?shù)年P(guān)斷行為,應(yīng)通過有效邏輯信號驅(qū)動 SHDN 引腳。有效邏輯低電平被定義為 V– 和 V– + 0.2V 之間的電壓。有效邏輯高電平被定義為 V– + 1.1V 和 V+ 之間的電壓。關(guān)斷引腳電路包括下拉電阻器,如果不驅(qū)動,下拉電阻器會固有地將引腳電壓拉至負(fù)電源軌。因此,要啟用放大器,SHDN 引腳應(yīng)該保持懸空或被驅(qū)動至有效邏輯低電平。要禁用放大器,SHDN 引腳必須被驅(qū)動至有效邏輯高電平。SHDN 引腳上允許的最大電壓為 V+。超過此電壓水平會導(dǎo)致器件損壞。
SHDN 引腳為高阻抗 CMOS 輸入。單通道運算放大器和雙通道運算放大器封裝的各個通道均是單獨控制的,而四通道運算放大器封裝的通道是成對控制的。對于電池供電應(yīng)用,這種特性可用于大幅降低平均電流并延長電池壽命。關(guān)斷的典型啟用時間為 8μs;禁用時間為 3μs。禁用時,輸出呈現(xiàn)高阻抗?fàn)顟B(tài)。借助該架構(gòu),TLV915xS-Q1 產(chǎn)品系列可用作選通放大器、多路復(fù)用器或可編程增益放大器。關(guān)斷時間 (tOFF) 取決于負(fù)載條件,并隨負(fù)載電阻的增加而增加。為了確保在特定的關(guān)斷時間內(nèi)關(guān)斷(禁用),指定的 10kΩ 負(fù)載需加載到中間電源 (VS/2)。如果在沒有負(fù)載的情況下使用 TLV915xS-Q1,則產(chǎn)生的關(guān)斷時間會顯著增加。