ZHCSQF8C June 2023 – March 2025 TLV2365-Q1 , TLV365-Q1
PRODUCTION DATA
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
某些單電源應(yīng)用要求運算放大器輸出的擺幅介于 0V 至正滿標量程電壓之間,而且需要出色的精度。一個示例是使用運算放大器驅(qū)動一個輸入范圍為 0V 至 3.3V 的單電源 ADC。具有極輕輸出負載的軌至軌輸出放大器可以達到非常接近于 0V(或在高端接近 V+)的輸出電平,但不會完全等于 0V。而且,當(dāng)需要的負載電流增加時,與 0V 之間的偏差也變得更大。偏離增加是受到 CMOS 輸出級的限制所致。
在放大器輸出和負電壓源之間連接一個下拉電阻器時,TLVx365-Q1 可以實現(xiàn) 0V 的輸出電平,甚至是比 0V 低數(shù)毫伏。圖 8-3 顯示了使用此技術(shù)的電路。
圖 8-3 擺動到接地當(dāng) TLVx365-Q1 作為單位增益緩沖器連接時,需要大概 500μA 的下拉電流。下拉電阻器 RL 的計算方式是 RL = [(VO ? VNEG) / (500μA)]。
圖 8-4 展示了失調(diào)電壓與輸出擺幅間的關(guān)系。
| VS = ±2.75V |