ZHCSTE7 June 2024 THS6232
PRODUCTION DATA
| 參數(shù) | 測試條件 | 最小值 | 典型值 | 最大值 | 單位 | ||
|---|---|---|---|---|---|---|---|
| 交流性能 | |||||||
| SSBW | 小信號帶寬 | AV = 5V/V,RF = 1.5kΩ,VO = 2VPP | 75 | MHz | |||
| AV = 10V/V,RF = 1.24kΩ,VO = 2VPP | 60 | ||||||
| AV = 15V/V,RF = 1kΩ,VO = 2VPP | 55 | ||||||
| 0.1dB 帶寬平坦度 | 2 | MHz | |||||
| LSBW | 大信號帶寬 | VO = 16VPP | 45 | MHz | |||
| SR | 壓擺率(20% 至 80%) | VO = 16V 階躍 | 1200 | V/μs | |||
| 上升和下降時間(10% 至 90%) | VO = 2VPP | 4 | ns | ||||
| HD2 | 二階諧波失真 | AV = 10V/V, VO = 2VPP, RL = 50Ω |
滿偏置,f = 1MHz | -88 | dBc | ||
| 中偏置,f = 1MHz | -85 | ||||||
| 低偏置,f = 1MHz | -84 | ||||||
| 超低偏置,f = 1MHz | -83 | ||||||
| 滿偏置,f = 10MHz | -53 | ||||||
| 中偏置,f = 10MHz | -51 | ||||||
| 低偏置,f = 10MHz | -50 | ||||||
| 超低偏置,f = 10MHz | -47 | ||||||
| HD3 | 三階諧波失真 | AV = 10V/V, VO = 2VPP, RL = 50Ω |
滿偏置,f = 1MHz | -99 | dBc | ||
| 中偏置,f = 1MHz | -90 | ||||||
| 低偏置,f = 1MHz | -85 | ||||||
| 超低偏置,f = 1MHz | -73 | ||||||
| 滿偏置,f = 10MHz | -59 | ||||||
| 中偏置,f = 10MHz | -51 | ||||||
| 低偏置,f = 10MHz | -45 | ||||||
| 超低偏置,f = 10MHz | -36 | ||||||
| en | 差分輸入電壓噪聲 | f ≥ 1MHz,以輸入為基準(zhǔn) | 5 | nV/√Hz | |||
| in+ | 同相輸入電流噪聲 | f ≥ 1MHz,每個放大器 | 53 | pA/√Hz | |||
| in– | 反相輸入電流噪聲 | f ≥ 1MHz,每個放大器 | 235 | pA/√Hz | |||
| 直流性能 | |||||||
| ZOL | 開環(huán)跨阻增益 | 4 | GΩ | ||||
| 輸入失調(diào)電壓(每個放大器) | ±7 | mV | |||||
| 輸入失調(diào)電壓匹配 | 放大器 A 到 B | ±0.1 | mV | ||||
| 同相輸入偏置電流 | ±30 | μA | |||||
| 反相輸入偏置電流 | ±90 | μA | |||||
| 輸入特性 | |||||||
| 共模輸入電壓 | 每個輸入相對于 1/2 Vs | ±2.6 | V | ||||
| CMRR | 共模抑制比 | 每路輸入 | 80 | dB | |||
| 同相差分輸入阻抗 | 10 || 1.5 | kΩ || pF | |||||
| 反相輸入電阻 | 90 | Ω | |||||
| 輸出特性 | |||||||
| VO | 輸出電壓擺幅 |
RL = 100Ω,RS = 0Ω | ±10.5 | V | |||
| RL = 50Ω,RS = 0Ω | ±9.5 | ||||||
| RL = 25Ω,RS = 0Ω | ±8 | ||||||
| IO | 輸出電流(拉電流和灌電流) | RL = 25Ω,RS = 0Ω,基于 VO 規(guī)格 | ±310 | mA | |||
| 短路輸出電流 | 0.55 | A | |||||
| ZO | 閉環(huán)輸出阻抗 | f = 1MHz,差分 | 0.015 | Ω | |||
| 電源 | |||||||
| IS+ | 靜態(tài)電流 | 滿偏置(BIAS-1 = 0,BIAS-2 = 0) | 25 | mA | |||
| 中偏置(BIAS-1 = 1,BIAS-2 = 0) | 19.5 | ||||||
| 低偏置(BIAS-1 = 0,BIAS-2 = 1) | 15 | ||||||
| 超低偏置(BIAS-1 = 0,BIAS-2 = 1,IADJ = 懸空) | 10 | ||||||
| 偏置關(guān)閉(BIAS-1 = 1,BIAS-2 = 1) | 0.45 | ||||||
| 流過 DGND 引腳的電流 | 滿偏置(BIAS-1 = 0,BIAS-2 = 0) | 0.15 | mA | ||||
| +PSRR | 正電源抑制比 | 差分 | 90 | dB | |||
| –PSRR | 負(fù)電源抑制比 | 差分 | 90 | dB | |||
| 偏置控制 | |||||||
| 偏置控制引腳電壓 | 相對于 DGND, |
0 | 3.3 | Vs+ | V | ||
| 偏置控制引腳邏輯閾值 | 邏輯 1,相對于 DGND, |
2.1 | V | ||||
| 邏輯 0,相對于 DGND, |
0.8 | ||||||
| 偏置控制引腳電流(1) | BIAS-1,BIAS-2 = 0.5V(邏輯 0) | -7 | μA | ||||
| BIAS-1,BIAS-2 = 3.3V(邏輯 1) | 7 | nA | |||||
| 開環(huán)輸出阻抗 | 關(guān)閉偏置(BIAS-1 = 1,BIAS-2 = 1) | 245 || 20 | MΩ || pF | ||||