ZHCSYK1 July 2025 TCA9539A-Q1
PRODUCTION DATA
| 引腳 | 類型 | 說明 | |
|---|---|---|---|
| 編號 | 名稱 | ||
| 1 | INT | O | 中斷開漏輸出。通過一個上拉電阻器連接到 VCC |
| 2 | A1 | I | 地址輸入。直接連接至 VCC 或接地 |
| 3 | RESET | I | 低電平有效復位輸入。如果未使用有源連接,則通過上拉電阻器連接到 VCC |
| 4 | P00 | I/O | P 端口輸入-輸出。推挽式設計結構。上電時,P00 配置為輸入 |
| 5 | P01 | I/O | P 端口輸入-輸出。推挽式設計結構。上電時,P01 配置為輸入 |
| 6 | P02 | I/O | P 端口輸入-輸出。推挽式設計結構。上電時,P02 配置為輸入 |
| 7 | P03 | I/O | P 端口輸入-輸出。推挽式設計結構。上電時,P03 配置為輸入 |
| 8 | P04 | I/O | P 端口輸入-輸出。推挽式設計結構。上電時,P04 配置為輸入 |
| 9 | P05 | I/O | P 端口輸入-輸出。推挽式設計結構。上電時,P05 配置為輸入 |
| 10 | P06 | I/O | P 端口輸入-輸出。推挽式設計結構。上電時,P06 配置為輸入 |
| 11 | P07 | I/O | P 端口輸入-輸出。推挽式設計結構。上電時,P07 配置為輸入 |
| 12 | GND | — | 接地 |
| 13 | P10 | I/O | P 端口輸入-輸出。推挽式設計結構。上電時,P10 配置為輸入 |
| 14 | P11 | I/O | P 端口輸入-輸出。推挽式設計結構。上電時,P11 配置為輸入 |
| 15 | P12 | I/O | P 端口輸入-輸出。推挽式設計結構。上電時,P12 配置為輸入 |
| 16 | P13 | I/O | P 端口輸入-輸出。推挽式設計結構。上電時,P13 配置為輸入 |
| 17 | P14 | I/O | P 端口輸入-輸出。推挽式設計結構。上電時,P14 配置為輸入 |
| 18 | P15 | I/O | P 端口輸入-輸出。推挽式設計結構。上電時,P15 配置為輸入 |
| 19 | P16 | I/O | P 端口輸入-輸出。推挽式設計結構。上電時,P16 配置為輸入 |
| 20 | P17 | I/O | P 端口輸入-輸出。推挽式設計結構。上電時,P17 配置為輸入 |
| 21 | A0 | I | 地址輸入。直接連接至 VCC 或接地 |
| 22 | SCL | I | 串行時鐘總線。通過上拉電阻器連接至 VCC |
| 23 | SDA | I/O | 串行數(shù)據(jù)總線。通過上拉電阻器連接至 VCC |
| 24 | VCC | — | 電源電壓 |