ZHCSYH7A June 2024 – June 2025 LMX1404-EP
PRODUCTION DATA
電流消耗量隨設置條件的變化而變化。通過將表 7-2 中顯示的所有塊電流相加,用戶可以對任何設置條件下的電流進行合理估算。
| 塊 | 條件 | 電流 (mA) | ||
|---|---|---|---|---|
| 器件內(nèi)核 | CLK_MUX = 緩沖器模式 | 294 | ||
| CLK_MUX = 分頻模式 | 260 | |||
| CLK_MUX = 倍頻模式 | 560 | |||
| SYSREF SYNC 窗口化 |
內(nèi)核 | SYSREF_EN=1 | 80 | |
| 延遲發(fā)生器 | 發(fā)生器模式(SYSREF_MODE=0、1) | 53 | ||
| 中繼器模式 (SYSREF_MODE=2) | 40 | |||
| 窗口化電路 | 窗口化電路 (CLKPOS_CAPTURE_EN=1) |
SYSREF_MODE=0、1 | 113 | |
| SYSREF_MODE=2 | 0 | |||
| SYSREF 脈沖發(fā)生器 | SYSREF_MODE=1 | 7 | ||
| CLKOUT (每個有效時鐘通道) |
內(nèi)核 | SYSREF_EN=0 | 25 | |
| SYSREF_EN = 1 | 未使用延遲 | 30 | ||
| 使用延遲 | 40 | |||
| 輸出緩沖器 | CHx_EN = CLKOUTx_EN=1 | 4+6*CLKOUTx_PWR | ||
| SYSREFOUT | 內(nèi)核 | SYSREFOUT_EN = CHx_EN = 1 | 74 + SYSREFOUTx_PWR*5 | |
| 輸出緩沖器 | SYSREFOUT_EN = CHx_EN = 1 (SYSREFOUTx_PWR 和 SYSREFOUTx_VCM 可以相互作用,在某些情況下會使輸出緩沖器電流低于公式預測的電流) |
2*SYSREFOUTx_PWR + 2*SYSREFOUTx_VCM | ||
| LOGICLKOUT | 內(nèi)核 | LOGIC_EN=1LOGICLKOUT_EN=1 | SYSREF_EN=0 | 49 |
| SYSREF_EN=1 | 59 | |||
| 輸出緩沖器 | CML(RP=50?) | 16+1*LOGICLKOUT_PWR | ||
| LVDS | 12 | |||
| LOGISYSREFOUT | 內(nèi)核 | LOGIC_EN=1 LOGISYSREFOUT_EN=1 |
SYSREF_EN=0 | 0 |
| SYSREF_EN=1 | 55 | |||
| 輸出緩沖器 | LOGIC_EN=1 LOGISYSREFOUT_EN=1 |
CML(RP=50?) | 16+1*LOGICLKOUT_PWR | |
| LVDS | 12 | |||