ZHCSLT3B december 2020 – june 2023 LMK1D1204 , LMK1D1208
PRODUCTION DATA
LMK1D120x 時鐘緩沖器能夠以超低的時鐘分配偏斜,將兩個可選時鐘輸入(IN0 和 IN1)之一分配給 4 或 8 對差分 LVDS 時鐘輸出(OUT0 至 OUT7)。LMK1D12x 系列可接受兩個時鐘源傳入一個輸入多路復用器。輸入可以為 LVDS、LVPECL、LP-HCSL、HCSL、CML 或 LVCMOS。
LMK1D12x 專為驅(qū)動 50Ω 傳輸線路而設計。在以單端模式驅(qū)動輸入的情況下,必須將圖 9-6 中所示的適當偏置電壓施加到未使用的負輸入引腳。
IN_SEL 引腳用于選擇要發(fā)送到輸出的輸入。如果該引腳保持開路,該引腳將禁用輸出(邏輯低電平)。該器件支持失效防護功能。該器件還整合了輸入遲滯,可防止在沒有輸入信號的情況下輸出隨機振蕩。
該器件可在 1.8V、2.5V 或 3.3V 電源環(huán)境下工作,溫度范圍是 –40°C 至 105°C(環(huán)境溫度)。下表顯示了 LMK1D12x 封裝類型:
應用示例