ZHCSQ64 October 2023 LMK04714-Q1
PRODUCTION DATA
TI 擁有 TICSPRO 和 PLLatinum? 仿真工具,可用于確定寄存器值并設(shè)計環(huán)路濾波器。CML 和 LVPECL 輸出格式的本底噪聲更低,但消耗的電流也更多,因此當(dāng)本底噪聲很重要時最好使用這些格式。對于頻率規(guī)劃,CLKOUT4 的輸出最為關(guān)鍵,并且該輸出與 CLKOUT6 之間有很強的交互作用。為避免過強的交互作用,本例中未使用 CLKOUT6,因此向 CLKOUT4 添加了雜散。122.88MHz HSDS 時鐘可能會產(chǎn)生大量雜散和混頻產(chǎn)物,因此將該 HSDS 時鐘放置在與其他通道交互最弱的 CLKOUT8 上。