ZHCSQ64 October 2023 LMK04714-Q1
PRODUCTION DATA
圖 8-10 顯示了雙環(huán)路模式的典型用例。在雙環(huán)路模式下,對(duì) PLL1 的參考來(lái)自 CLKin0、CLKin1 或 CLKin2。一個(gè)外部 VCXO 用于提供第一個(gè) PLL 的反饋以及對(duì)第二個(gè) PLL 的參考。第一個(gè) PLL 使用窄環(huán)路帶寬清除 VCXO 的抖動(dòng)??梢酝ㄟ^(guò) OSCout 端口對(duì) VCXO 進(jìn)行緩沖。VCXO 用作對(duì) PLL2 的參考,并可以用倍頻器進(jìn)行倍頻。內(nèi)部 VCO 可驅(qū)動(dòng)多達(dá) 7 個(gè)分頻/延遲塊,從而驅(qū)動(dòng)多達(dá) 14 個(gè)時(shí)鐘輸出。
當(dāng)輸入?yún)⒖紩r(shí)鐘丟失時(shí),可選擇使用無(wú)中斷切換和保持功能。實(shí)現(xiàn)保持的方法是將 DAC 電壓強(qiáng)制為 VCXO 的調(diào)諧電壓。
也可以使用外部 VCO 代替 PLL2 的內(nèi)部 VCO。在這種情況下,由于 CLKin1 用于外部輸入,因此會(huì)少一個(gè)可用作參考的 CLKin。