ZHCSWC4C May 2024 – February 2025 DRV8161 , DRV8162
PRODUCTION DATA
DRV816x 具有 IDRIVE1 和 IDRIVE2 器件引腳,用于柵極驅(qū)動電流配置。每個引腳可以設(shè)置 8 個電平(LEVEL0 至 LEVEL7),在器件引腳和 GND 之間連接外部電阻器??赏ㄟ^表 7-4 確定柵極驅(qū)動電流 IDRIVEN 和 IDRIVEP。表中的 (G) 表示已啟用 VGS 監(jiān)控死區(qū)時間插入。在器件上電時鎖存 IDRIVE1 和 IDRIVE2 信息。
| IDRIVE2 輸入引腳 (RIDRIVE2) | |||||||||||||||||
| LEVEL0(短接至 GND) | LEVEL1(2KΩ 典型值) | LEVEL2(5.6KΩ 典型值) | LEVEL3(12KΩ 典型值) | LEVEL4(27KΩ 典型值) | LEVEL5(62KΩ 典型值) | LEVEL6(130KΩ 典型值) | LEVEL7(開路) | ||||||||||
| 拉電流:灌電流 = 1:2 | 拉電流:灌電流 = 1:2 | 拉電流:灌電流 = 1:1.5 | 拉電流:灌電流 = 1:1.5 | 拉電流:灌電流 = 1:1 | 拉電流:灌電流 = 1:3 | 啟用 VGS 死區(qū)時間插入 | IDRIVE2 開路 | ||||||||||
| IDRIVEP[mA] | IDRIVEN[mA] | IDRIVEP[mA] | IDRIVEN[mA] | IDRIVEP[mA] | IDRIVEN[mA] | IDRIVEP[mA] | IDRIVEN[mA] | IDRIVEP[mA] | IDRIVEN[mA] | IDRIVEP[mA] | IDRIVEN[mA] | IDRIVEP[mA] | IDRIVEN[mA] | IDRIVEP[mA] | IDRIVEN[mA] | ||
| IDRIVE1 輸入引腳 (RIDRIVE1) | LEVEL7(開路) | 256 | 512 | 16 | 32 | 256 | 384 | 16 | 32 | 128 | 128 | 64 | 192 | 32 (G) | 64 (G) | 16 (G) | 32 (G) |
| LEVEL6(130KΩ 典型值) | 288 | 576 | 32 | 64 | 288 | 448 | 32 | 32 | 192 | 192 | 128 | 384 | 96 (G) | 192 (G) | 64 (G) | 128 (G) | |
| LEVEL5(62KΩ 典型值) | 320 | 640 | 64 | 128 | 320 | 448 | 64 | 64 | 256 | 256 | 192 | 576 | 128 (G) | 256 (G) | 128 | 256 | |
| LEVEL4(27KΩ 典型值) | 384 | 768 | 96 | 192 | 384 | 576 | 96 | 128 | 320 | 320 | 256 | 768 | 160 (G) | 320 (G) | 192 | 384 | |
| LEVEL3(12KΩ 典型值) | 448 | 896 | 128 | 256 | 448 | 640 | 128 | 192 | 384 | 384 | 288 | 896 | 192 (G) | 384 (G) | 256 | 512 | |
| LEVEL2(5.6KΩ 典型值) | 512 | 1024 | 160 | 320 | 512 | 768 | 160 | 256 | 448 | 448 | 384 | 1024 | 224 (G) | 448 (G) | 320 | 640 | |
| LEVEL1(2KΩ 典型值) | 768 | 1536 | 192 | 384 | 768 | 1024 | 192 | 256 | 512 | 512 | 512 | 1536 | 512 (G) | 1024 (G) | 512 | 1024 | |
| LEVEL0(短接至 GND) | 1024 | 2048 | 224 | 448 | 1024 | 1536 | 224 | 384 | 1024 | 1024 | 768 | 2048 | 1024 (G) | 2048 (G) | 1024 | 2048 | |