ZHCSXJ7C December 2024 – July 2025 ADC3548 , ADC3549
PRODUCTION DATA
| 引腳 | 類(lèi)型(1) | 說(shuō)明 | |
|---|---|---|---|
| 名稱(chēng) | 編號(hào) | ||
| AGND | 16、33 | I | 模擬地,0V |
| AINM | 19 | I | 通道 A 差分信號(hào)輸入,負(fù)連接。差分輸入具有可編程的內(nèi)部端接(100Ω 或 200Ω)并且自偏置。 |
| AINP | 18 | I | 通道 A 差分信號(hào)輸入,正連接。 |
| AVDD12 | 15、22、34 | I | 模擬 1.2V 電源 |
| AVDD18 | 17、20、29、32 | I | 模擬 1.8V 電源 |
| CLKGND | 23、26 | I | 時(shí)鐘地,0V |
| CLKP | 24 | I | 器件采樣時(shí)鐘差分輸入。為了獲得出色的交流性能,建議使用交流耦合和外部端接時(shí)鐘信號(hào)。差分輸入自偏置至輸入共模電壓 (0.75V)。 |
| CLKM | 25 | I | |
| DCLKP | 55 | O | 差分 LVDS 數(shù)據(jù)位時(shí)鐘輸出。 |
| DCLKM | 56 | O | |
| DGND | 1、48、57 | I | 數(shù)字地,0V |
| DOUT0/FCLKM | 37 | O | 差分 LVDS 數(shù)據(jù)位輸出通道 0。在抽取模式下,該引腳轉(zhuǎn)換為差分 SLVDS 幀時(shí)鐘輸出,以替代 LSB。 |
| DOUT0/FCLKP | 38 | O | |
| DOUT1M | 39 | O | 差分 LVDS 數(shù)據(jù)位輸出通道 1??稍诓皇褂脮r(shí)保持懸空并通過(guò) SPI 斷電。 |
| DOUT1P | 40 | O | |
| DOUT2M | 41 | O | 差分 LVDS 數(shù)據(jù)位輸出通道 2??稍诓皇褂脮r(shí)保持懸空并通過(guò) SPI 斷電。 |
| DOUT2P | 42 | O | |
| DOUT3M | 43 | O | 差分 LVDS 數(shù)據(jù)位輸出通道 3??稍诓皇褂脮r(shí)保持懸空并通過(guò) SPI 斷電。 |
| DOUT3P | 44 | O | |
| DOUT4M | 45 | O | 差分 LVDS 數(shù)據(jù)位輸出通道 4??稍诓皇褂脮r(shí)保持懸空并通過(guò) SPI 斷電。 |
| DOUT4P | 46 | O | |
| DOUT5P | 49 | O | 差分 LVDS 數(shù)據(jù)位輸出通道 5??稍诓皇褂脮r(shí)保持懸空并通過(guò) SPI 斷電。 |
| DOUT5M | 50 | O | |
| DOUT6P | 51 | O | 差分 LVDS 數(shù)據(jù)位輸出通道 6??稍诓皇褂脮r(shí)保持懸空并通過(guò) SPI 斷電。 |
| DOUT6M | 52 | O | |
| DOUT7P | 53 | O | 差分 LVDS 數(shù)據(jù)位輸出通道 7??稍诓皇褂脮r(shí)保持懸空并通過(guò) SPI 斷電。 |
| DOUT7M | 54 | O | |
| DOUT8M | 59 | O | 差分 LVDS 數(shù)據(jù)位輸出通道 8。可在不使用時(shí)保持懸空并通過(guò) SPI 斷電。 |
| DOUT8P | 60 | O | |
| DOUT9M | 61 | O | 差分 LVDS 數(shù)據(jù)位輸出通道 9??稍诓皇褂脮r(shí)保持懸空并通過(guò) SPI 斷電。 |
| DOUT9P | 62 | O | |
| DOUT10M | 63 | O | 差分 LVDS 數(shù)據(jù)位輸出通道 10??稍诓皇褂脮r(shí)保持懸空并通過(guò) SPI 斷電。 |
| DOUT10P | 64 | O | |
| DOUT11P | 3 | O | 差分 LVDS 數(shù)據(jù)位輸出通道 11。可在不使用時(shí)保持懸空并通過(guò) SPI 斷電。 |
| DOUT11M | 4 | O | |
| DOUT12P | 5 | O | 差分 LVDS 數(shù)據(jù)位輸出通道 12??稍诓皇褂脮r(shí)保持懸空并通過(guò) SPI 斷電。 |
| DOUT12M | 6 | O | |
| DOUT13P | 7 | O | 差分 LVDS 數(shù)據(jù)位輸出通道 13??稍诓皇褂脮r(shí)保持懸空并通過(guò) SPI 斷電。 |
| DOUT13M | 8 | O | |
| DOUT14P | 9 | O | 差分 LVDS 數(shù)據(jù)位輸出通道 14??稍诓皇褂脮r(shí)保持懸空并通過(guò) SPI 斷電。 |
| DOUT14M | 10 | O | |
| DOUT15P | 11 | O | 差分 LVDS 數(shù)據(jù)位輸出通道 15 (MSB)??稍诓皇褂脮r(shí)保持懸空并通過(guò) SPI 斷電。 |
| DOUT15M | 12 | O | |
| DVDD12 | 2、47 | I | 數(shù)字 1.2V 電源 |
| DVDD18 | 58 | I | 數(shù)字 1.8V 電源 |
| GPIO0 | 27 | I/O | 同步或控制輸入或狀態(tài)輸出。可在不使用時(shí)保持懸空。 |
| GPIO1 | 28 | I/O | 控制輸入或狀態(tài)輸出或外部電壓基準(zhǔn) (1.2V)??稍诓皇褂脮r(shí)保持懸空。 |
| NC | 30.31 | - | 不連接 |
| 復(fù)位 | 35 | I | 硬件復(fù)位。高電平有效。該引腳具有內(nèi)部 21kΩ 下拉電阻器至 DGND。 |
| SCLK | 13 | I | 用于串行接口編程的串行接口時(shí)鐘。該引腳具有內(nèi)部 21kΩ 下拉電阻器至 DVDD18。 |
| SDIO | 36 | I/O | 串行接口數(shù)據(jù)輸入/輸出。該引腳具有內(nèi)部 21kΩ 下拉電阻器至 DVDD18。 |
| SEN | 14 | I | 串行接口芯片選擇。該引腳具有內(nèi)部 21kΩ 下拉電阻器至 DVDD18。 |
| VCM | 21 | O | 共模電壓輸出 (1.4V) |