TPS3123
- 最低電源電壓:0.9V
- 電源電壓監(jiān)控范圍:
- 1.2V、1.5V、1.8V (TPS312x)
- 3V(僅限 TPS3125 器件)
- 可應要求提供其他版本
- 具有 180ms 固定延時時間的上電復位發(fā)生器
- 手動復位輸入 (TPS3123/5/6/8)
- 看門狗計時器在 VDD ≥ VIT 時重新觸發(fā) RESET 輸出
- 電源電流為 14μA(典型值)
- 小型 SOT23-5 封裝
- 溫度范圍為 –40°C 至 +85°C
- 推挽(低電平有效和高電平有效)和開漏(低電平有效)都提供復位輸出
TPS312x 系列監(jiān)控電路主要為 DSP 及基于處理器的系統(tǒng)提供低至 1.2V 電壓軌的電壓監(jiān)測和計時監(jiān)控功能。該系列中的所有器件都能監(jiān)測電源軌,并在電源軌低于閾值電壓目標 (VIT-) 時將 RESET 輸出置為有效。為了盡可能減少外部元件,閾值電壓被編程到器件中。內(nèi)置遲滯可防止誤觸發(fā)。RESET 輸出對于低于 0.9V 的電源電壓 (VDD) 無效。TPS312x 系列包含具有高電平有效輸出(在故障期間用作禁用)的器件和具有低電平有效輸出的器件,適用于大多數(shù)以高電平輸出表示系統(tǒng)正常運行的系統(tǒng)。
TPS3123/3124/3128 還包括看門狗計時器功能,用于監(jiān)測來自處理器的及時數(shù)字脈沖,并在預期脈沖因潛在軟件凍結或掛起而未按時到達時發(fā)出警報。這種集成的電源軌監(jiān)測和看門狗計時器功能對于常開型系統(tǒng)(如工廠自動化和通信基礎設施)非常有用。
此外,TPS3123/5/6/8 器件集成了手動復位輸入 MR,可強制由與電壓軌無關的事件觸發(fā) RESET,從而監(jiān)測由看門狗計時器監(jiān)測的脈沖。MR 處的低電平會使 RESET 變?yōu)橛行顟B(tài)。TPS3124 器件沒有輸入 MR,但具有與 TPS3125 和 TPS3126 器件相同的高電平輸出 RESET 功能。
該系列中的所有器件均采用 5 引腳 SOT23-5 封裝,工作溫度范圍為 -40°C 至 +85°C。
您可能感興趣的相似產(chǎn)品
功能與比較器件相同,且具有相同引腳
功能與比較器件相同,但引腳排列有所不同
技術文檔
未找到結果。請清除搜索并重試。
查看全部 1 | 類型 | 標題 | 下載最新的英語版本 | 日期 | |||
|---|---|---|---|---|---|---|
| * | 數(shù)據(jù)表 | TPS3123 超低電壓處理器監(jiān)控電路 數(shù)據(jù)表 (Rev. H) | PDF | HTML | 英語版 (Rev.H) | PDF | HTML | 2025年 4月 4日 |
設計和開發(fā)
如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。
模擬工具
PSPICE-FOR-TI — PSpice? for TI 設計和仿真工具
PSpice? for TI 可提供幫助評估模擬電路功能的設計和仿真環(huán)境。此功能齊全的設計和仿真套件使用 Cadence? 的模擬分析引擎。PSpice for TI 可免費使用,包括業(yè)內(nèi)超大的模型庫之一,涵蓋我們的模擬和電源產(chǎn)品系列以及精選的模擬行為模型。
借助?PSpice for TI 的設計和仿真環(huán)境及其內(nèi)置的模型庫,您可對復雜的混合信號設計進行仿真。創(chuàng)建完整的終端設備設計和原型解決方案,然后再進行布局和制造,可縮短產(chǎn)品上市時間并降低開發(fā)成本。?
在?PSpice for TI 設計和仿真工具中,您可以搜索 TI (...)
借助?PSpice for TI 的設計和仿真環(huán)境及其內(nèi)置的模型庫,您可對復雜的混合信號設計進行仿真。創(chuàng)建完整的終端設備設計和原型解決方案,然后再進行布局和制造,可縮短產(chǎn)品上市時間并降低開發(fā)成本。?
在?PSpice for TI 設計和仿真工具中,您可以搜索 TI (...)
| 封裝 | 引腳 | CAD 符號、封裝和 3D 模型 |
|---|---|---|
| SOT-23 (DBV) | 5 | Ultra Librarian |
訂購和質量
包含信息:
- RoHS
- REACH
- 器件標識
- 引腳鍍層/焊球材料
- MSL 等級/回流焊峰值溫度
- MTBF/時基故障估算
- 材料成分
- 鑒定摘要
- 持續(xù)可靠性監(jiān)測
包含信息:
- 制造廠地點
- 封裝廠地點