SN74LV2T74-EP
- 1.8V 至 5.5V 的寬工作電壓范圍
-
單電源電壓轉(zhuǎn)換器(參閱 LVxT 增強(qiáng)輸入電壓):
-
升壓轉(zhuǎn)換:
- 1.2V 至 1.8V
- 1.5V 至 2.5V
- 1.8V 至 3.3V
- 3.3V 至 5.0V
- 降壓轉(zhuǎn)換:
- 5.0V、3.3V、2.5V 至 1.8V
- 5.0V、3.3V 至 2.5V
- 5.0V 至 3.3V
-
- 5.5V 容限輸入引腳
- 支持標(biāo)準(zhǔn)引腳排列
- 速率高達(dá) 150Mbps,具有 5V 或 3.3V V CC
- 閂鎖性能超過 250mA, 符合 JESD 17 規(guī)范
- 支持國防、航空航天和醫(yī)療應(yīng)用:
- 受控基線
- 一個封裝測試廠
- 一個制造基地
- 延長了產(chǎn)品生命周期
- 產(chǎn)品可追溯性
SN74LV2T74-EP 包含兩個獨(dú)立的 D 型正邊沿觸發(fā)式觸發(fā)器。將預(yù)設(shè) ( PRE) 輸入設(shè)為低電平,會輸出高電平。將清零 ( CLR) 輸入設(shè)為低電平,會重新輸出低電平。預(yù)設(shè)和清零功能是異步的,并且不依賴于其他輸入的電平。當(dāng) PRE 和 CLR 處于非活動狀態(tài)(高電平)時,數(shù)據(jù) (D) 輸入處滿足設(shè)置時間要求的數(shù)據(jù)將傳輸?shù)綍r鐘 (CLK) 脈沖正向邊沿上的輸出(Q, Q)處。時鐘觸發(fā)在一定電壓電平下發(fā)生,并且不與輸入 (CLK) 信號的上升時間直接相關(guān)。經(jīng)過保持時間間隔后,可以更改數(shù)據(jù) (D) 輸入處的數(shù)據(jù)而不影響輸出(Q, Q)處的電平。輸出電平以電源電壓 (V CC) 為基準(zhǔn),并且支持 1.8V、2.5V、3.3V 和 5V CMOS 電平。
該輸入經(jīng)設(shè)計,具有較低閾值電路,支持較低電壓 CMOS 輸入的升壓轉(zhuǎn)換(例如 1.2V 輸入轉(zhuǎn)換為 1.8V 輸出或 1.8V 輸入轉(zhuǎn)換為 3.3V 輸出)。此外,5V 容限輸入引腳可實(shí)現(xiàn)降壓轉(zhuǎn)換(例如 3.3V 至 2.5V 輸出)。
技術(shù)文檔
| 類型 | 標(biāo)題 | 下載最新的英語版本 | 日期 | |||
|---|---|---|---|---|---|---|
| * | 數(shù)據(jù)表 | SN74LV2T74-EP 具有集成轉(zhuǎn)換功能的雙路 D 型觸發(fā)器(增強(qiáng)型產(chǎn)品) 數(shù)據(jù)表 | PDF | HTML | 英語版 | PDF | HTML | 2023年 11月 15日 |
| * | 輻射與可靠性報告 | SN74LV2T74-EP Enhanced Product Qualification and Reliability Report | PDF | HTML | 2023年 11月 20日 |
設(shè)計和開發(fā)
如需其他信息或資源,請點(diǎn)擊以下任一標(biāo)題進(jìn)入詳情頁面查看(如有)。
14-24-LOGIC-EVM — 采用 14 引腳至 24 引腳 D、DB、DGV、DW、DYY、NS 和 PW 封裝的邏輯產(chǎn)品通用評估模塊
14-24-LOGIC-EVM 評估模塊 (EVM) 設(shè)計用于支持采用 14 引腳至 24 引腳 D、DW、DB、NS、PW、DYY 或 DGV 封裝的任何邏輯器件。
14-24-NL-LOGIC-EVM — 采用 14 引腳至 24 引腳無引線封裝的邏輯產(chǎn)品通用評估模塊
14-24-EVM 是一款靈活的評估模塊 (EVM),旨在支持具有 14 引腳至 24 引腳 BQA、BQB、RGY、RSV、RJW 或 RHL 封裝的任何邏輯或轉(zhuǎn)換器件。
| 封裝 | 引腳 | CAD 符號、封裝和 3D 模型 |
|---|---|---|
| TSSOP (PW) | 14 | Ultra Librarian |
訂購和質(zhì)量
- RoHS
- REACH
- 器件標(biāo)識
- 引腳鍍層/焊球材料
- MSL 等級/回流焊峰值溫度
- MTBF/時基故障估算
- 材料成分
- 鑒定摘要
- 持續(xù)可靠性監(jiān)測
- 制造廠地點(diǎn)
- 封裝廠地點(diǎn)