SN74LV165A

正在供貨

并聯(lián)負(fù)載八位移位寄存器

產(chǎn)品詳情

Configuration Parallel-in Bits (#) 8 Technology family LV-A Supply voltage (min) (V) 2 Supply voltage (max) (V) 5.5 Input type Standard CMOS Output type Push-Pull Clock frequency (MHz) 85 IOL (max) (mA) 12 IOH (max) (mA) -12 Supply current (max) (μA) 20 Features Balanced outputs, Over-voltage tolerant inputs, Partial power down (Ioff), Very high speed (tpd 5-10ns) Operating temperature range (°C) -40 to 125 Rating Catalog
Configuration Parallel-in Bits (#) 8 Technology family LV-A Supply voltage (min) (V) 2 Supply voltage (max) (V) 5.5 Input type Standard CMOS Output type Push-Pull Clock frequency (MHz) 85 IOL (max) (mA) 12 IOH (max) (mA) -12 Supply current (max) (μA) 20 Features Balanced outputs, Over-voltage tolerant inputs, Partial power down (Ioff), Very high speed (tpd 5-10ns) Operating temperature range (°C) -40 to 125 Rating Catalog
SOIC (D) 16 59.4 mm2 9.9 x 6 SOP (NS) 16 79.56 mm2 10.2 x 7.8 SSOP (DB) 16 48.36 mm2 6.2 x 7.8 TSSOP (PW) 16 32 mm2 5 x 6.4 TVSOP (DGV) 16 23.04 mm2 3.6 x 6.4 VQFN (RGY) 16 14 mm2 4 x 3.5 WQFN (BQB) 16 8.75 mm2 3.5 x 2.5
  • V CC 工作電壓范圍為 2V 至 5.5V
  • 5V 時 t pd 最大值為 10.5 ns
  • 所有端口上均支持混合模式 電壓運(yùn)行
  • I off 支持局部關(guān)斷模式運(yùn)行
  • 閂鎖性能超過 250mA,符合 JESD 17 規(guī)范
  • V CC 工作電壓范圍為 2V 至 5.5V
  • 5V 時 t pd 最大值為 10.5 ns
  • 所有端口上均支持混合模式 電壓運(yùn)行
  • I off 支持局部關(guān)斷模式運(yùn)行
  • 閂鎖性能超過 250mA,符合 JESD 17 規(guī)范
下載 觀看帶字幕的視頻 視頻

技術(shù)文檔

star =有關(guān)此產(chǎn)品的 TI 精選熱門文檔
未找到結(jié)果。請清除搜索并重試。
查看全部 2
類型 標(biāo)題 下載最新的英語版本 日期
* 數(shù)據(jù)表 SN74LV165A 8 位并聯(lián)負(fù)載移位寄存器 數(shù)據(jù)表 (Rev. R) PDF | HTML 英語版 (Rev.R) PDF | HTML 2023年 3月 29日
應(yīng)用手冊 Power-Up Behavior of Clocked Devices (Rev. B) PDF | HTML 2022年 12月 15日

設(shè)計和開發(fā)

如需其他信息或資源,請點(diǎn)擊以下任一標(biāo)題進(jìn)入詳情頁面查看(如有)。

評估板

14-24-LOGIC-EVM — 采用 14 引腳至 24 引腳 D、DB、DGV、DW、DYY、NS 和 PW 封裝的邏輯產(chǎn)品通用評估模塊

14-24-LOGIC-EVM 評估模塊 (EVM) 設(shè)計用于支持采用 14 引腳至 24 引腳 D、DW、DB、NS、PW、DYY 或 DGV 封裝的任何邏輯器件。

用戶指南: PDF | HTML
英語版 (Rev.B): PDF | HTML
TI.com 上無現(xiàn)貨
評估板

14-24-NL-LOGIC-EVM — 采用 14 引腳至 24 引腳無引線封裝的邏輯產(chǎn)品通用評估模塊

14-24-EVM 是一款靈活的評估模塊 (EVM),旨在支持具有 14 引腳至 24 引腳 BQA、BQB、RGY、RSV、RJW 或 RHL 封裝的任何邏輯或轉(zhuǎn)換器件。

用戶指南: PDF | HTML
英語版 (Rev.A): PDF | HTML
TI.com 上無現(xiàn)貨
仿真模型

SN74LV165A IBIS Model (Rev. B)

SCEM132B.ZIP (45 KB) - IBIS Model
參考設(shè)計

TIDA-01509 — 采用光學(xué)開關(guān)的斷線檢測參考設(shè)計

該參考設(shè)計展示了一種使用 TI 的 ISO121x 器件對 16 個隔離式數(shù)字輸入通道的緊湊型實現(xiàn)方式。該設(shè)計分為兩組,每組八個通道。可在每個通道上僅使用一個附加光學(xué)開關(guān),或?qū)γ總€組使用兩個光學(xué)開關(guān)和一個附加電容器來執(zhí)行斷線檢測。此功能無需次級側(cè)電源,這為使用 ISO121x 系列的數(shù)字輸入模塊帶來了獨(dú)特優(yōu)勢。
設(shè)計指南: PDF
原理圖: PDF
參考設(shè)計

TIDA-01508 — 低于 1 W 功耗的 16 通道隔離式數(shù)字輸入模塊參考設(shè)計

該參考設(shè)計展示了一種使用 TI 的 ISO121x 器件對 16 個隔離式數(shù)字輸入通道的緊湊型實現(xiàn)方式。此設(shè)計無需隔離電源即可工作,且每個通道可支持高達(dá) 100kHz 輸入信號 (200kbit)。所有 16 個通道的總輸入功率消耗低于 1W,可實現(xiàn)緊湊布局并將散熱降至最低。
設(shè)計指南: PDF
原理圖: PDF
封裝 引腳 CAD 符號、封裝和 3D 模型
SOIC (D) 16 Ultra Librarian
SOP (NS) 16 Ultra Librarian
SSOP (DB) 16 Ultra Librarian
TSSOP (PW) 16 Ultra Librarian
TVSOP (DGV) 16 Ultra Librarian
VQFN (RGY) 16 Ultra Librarian
WQFN (BQB) 16 Ultra Librarian

訂購和質(zhì)量

包含信息:
  • RoHS
  • REACH
  • 器件標(biāo)識
  • 引腳鍍層/焊球材料
  • MSL 等級/回流焊峰值溫度
  • MTBF/時基故障估算
  • 材料成分
  • 鑒定摘要
  • 持續(xù)可靠性監(jiān)測
包含信息:
  • 制造廠地點(diǎn)
  • 封裝廠地點(diǎn)

支持和培訓(xùn)

視頻