SN74HC03

正在供貨

4-ch, 2-input, 2-V to 6-V 5.2 mA drive strength NAND gate with open-drain outputs

產(chǎn)品詳情

Technology family HC Supply voltage (min) (V) 2 Supply voltage (max) (V) 6 Number of channels 4 Inputs per channel 2 IOL (max) (mA) 5.2 IOH (max) (mA) 0 Input type Standard CMOS Output type Open-drain Features High speed (tpd 10- 50ns) Data rate (max) (Mbps) 28 Rating Catalog Operating temperature range (°C) -40 to 85
Technology family HC Supply voltage (min) (V) 2 Supply voltage (max) (V) 6 Number of channels 4 Inputs per channel 2 IOL (max) (mA) 5.2 IOH (max) (mA) 0 Input type Standard CMOS Output type Open-drain Features High speed (tpd 10- 50ns) Data rate (max) (Mbps) 28 Rating Catalog Operating temperature range (°C) -40 to 85
PDIP (N) 14 181.42 mm2 19.3 x 9.4 SOIC (D) 14 51.9 mm2 8.65 x 6 SOP (NS) 14 79.56 mm2 10.2 x 7.8 TSSOP (PW) 14 32 mm2 5 x 6.4
  • 寬工作電壓范圍:2V 至 6V
  • 輸出可驅(qū)動多達 10 個低功耗肖特基晶體管邏輯電路 (LSTTL) 負載
  • 低功耗,ICC 最大值為 20μA
  • 5V 時,典型 tpd = 8ns
  • ±4 mA 輸出驅(qū)動 (在 5V 時)
  • 低輸入電流,1μA
  • 寬工作電壓范圍:2V 至 6V
  • 輸出可驅(qū)動多達 10 個低功耗肖特基晶體管邏輯電路 (LSTTL) 負載
  • 低功耗,ICC 最大值為 20μA
  • 5V 時,典型 tpd = 8ns
  • ±4 mA 輸出驅(qū)動 (在 5V 時)
  • 低輸入電流,1μA

該器件包含四個具有漏極開路輸出的獨立 2 輸入與非門。每個邏輯門以正邏輯執(zhí)行布爾函數(shù) Y = A ● B。

該器件包含四個具有漏極開路輸出的獨立 2 輸入與非門。每個邏輯門以正邏輯執(zhí)行布爾函數(shù) Y = A ● B

下載 觀看帶字幕的視頻 視頻

您可能感興趣的相似產(chǎn)品

功能優(yōu)于所比較器件的普遍直接替代產(chǎn)品
CD74HC00 正在供貨 4 通道、2 輸入、2V 至 6V、5.2mA 驅(qū)動強度與非門 Voltage range (2V to 6V), average drive strength (8mA), average propagation delay (20ns)

技術文檔

star =有關此產(chǎn)品的 TI 精選熱門文檔
未找到結(jié)果。請清除搜索并重試。
查看全部 16
類型 標題 下載最新的英語版本 日期
* 數(shù)據(jù)表 SNx4HC03 具有漏極開路輸出的四路 2 輸入與非門 數(shù)據(jù)表 (Rev. F) PDF | HTML 英語版 (Rev.F) PDF | HTML 2023年 2月 6日
應用手冊 慢速或浮點 CMOS 輸入的影響 (Rev. E) PDF | HTML 英語版 (Rev.E) 2025年 3月 26日
選擇指南 Logic Guide (Rev. AB) 2017年 6月 12日
應用手冊 Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
選擇指南 邏輯器件指南 2014 (Rev. AA) 最新英語版本 (Rev.AC) PDF | HTML 2014年 11月 17日
用戶指南 LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
應用手冊 Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
用戶指南 Signal Switch Data Book (Rev. A) 2003年 11月 14日
應用手冊 TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
應用手冊 CMOS Power Consumption and CPD Calculation (Rev. B) 1997年 6月 1日
應用手冊 使用邏輯器件進行設計 (Rev. C) 1997年 6月 1日
應用手冊 Input and Output Characteristics of Digital Integrated Circuits 1996年 10月 1日
應用手冊 Live Insertion 1996年 10月 1日
應用手冊 SN54/74HCT CMOS Logic Family Applications and Restrictions 1996年 5月 1日
應用手冊 Using High Speed CMOS and Advanced CMOS in Systems With Multiple Vcc 1996年 4月 1日
選擇指南 Logic Guide (Rev. AC) PDF | HTML 1994年 6月 1日

設計和開發(fā)

如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。

評估板

14-24-LOGIC-EVM — 采用 14 引腳至 24 引腳 D、DB、DGV、DW、DYY、NS 和 PW 封裝的邏輯產(chǎn)品通用評估模塊

14-24-LOGIC-EVM 評估模塊 (EVM) 設計用于支持采用 14 引腳至 24 引腳 D、DW、DB、NS、PW、DYY 或 DGV 封裝的任何邏輯器件。

用戶指南: PDF | HTML
英語版 (Rev.B): PDF | HTML
TI.com 上無現(xiàn)貨
仿真模型

SN74HC03 Behavioral SPICE Model

SCLM233.ZIP (6 KB) - PSpice Model
參考設計

TIDM-SERVODRIVE — 工業(yè)伺服驅(qū)動器和交流逆變器驅(qū)動器參考設計

DesignDRIVE 開發(fā)套件是直接連接到三相 ACI 或 PMSM 電機的完整工業(yè)驅(qū)動的參考設計。通過此單一平臺中包含的控制、電源和通信組合技術可創(chuàng)建出眾多驅(qū)動拓撲。此設計包含多個位置傳感器接口、不同的電流感應技術、熱側(cè)分區(qū)選項和擴展,旨在實現(xiàn)安全的工業(yè)以太網(wǎng)。
設計指南: PDF
原理圖: PDF
參考設計

TIDM-MINI-DC — 適用于小型 AMI 網(wǎng)絡的數(shù)據(jù)集中器參考設計可降低基礎架構(gòu)成本

TIDM-MINI-DC 參考設計可實現(xiàn)集成以太網(wǎng)中繼器功能的輕量級電力線通信 (PLC) 數(shù)據(jù)集中器 (DC) 解決方案。電網(wǎng)是靜態(tài)網(wǎng)絡,這意味著終端節(jié)點安裝后,DC 所需支持的節(jié)點數(shù)量是固定的。電力公司通常有許多饋線線路,而終端消費者數(shù)量很少。為這些饋電線路安裝能夠支持大量終端節(jié)點的高性能 DC 解決方案不符合成本效益。該設計可提供低成本 PLC 直流解決方案,能夠利用以太網(wǎng)中繼器(或邊緣路由器)功能支持更小的網(wǎng)絡,從而將本地 PLC 網(wǎng)絡與基于以太網(wǎng)的主干網(wǎng)絡互聯(lián),使控制中心可直接控制 PLC 終端節(jié)點。
設計指南: PDF
原理圖: PDF
封裝 引腳 CAD 符號、封裝和 3D 模型
PDIP (N) 14 Ultra Librarian
SOIC (D) 14 Ultra Librarian
SOP (NS) 14 Ultra Librarian
TSSOP (PW) 14 Ultra Librarian

訂購和質(zhì)量

包含信息:
  • RoHS
  • REACH
  • 器件標識
  • 引腳鍍層/焊球材料
  • MSL 等級/回流焊峰值溫度
  • MTBF/時基故障估算
  • 材料成分
  • 鑒定摘要
  • 持續(xù)可靠性監(jiān)測
包含信息:
  • 制造廠地點
  • 封裝廠地點

支持和培訓

視頻