主頁 接口 其他接口

SN65LVDS93B

正在供貨

10MHz 至 85MHz LVDS 串行器/解串器發(fā)送器

產(chǎn)品詳情

Protocols Catalog Rating Catalog Operating temperature range (°C) -40 to 85
Protocols Catalog Rating Catalog Operating temperature range (°C) -40 to 85
TSSOP (DGG) 56 113.4 mm2 14 x 8.1
  • –40°C 至 85°C 的工業(yè)溫度范圍
  • LVDS 顯示 Serdes 接口,可直接連接至具有集成 LVDS 的 LCD 顯示面板
  • 封裝選項:8.1mm × 14mm TSSOP
  • 1.8V 至 3.3V 耐壓數(shù)據(jù)輸入,可直接連接至低功耗、低壓應(yīng)用和圖形處理器
  • 傳輸速率高達 85Mpps(百萬像素/秒);像素時鐘頻率范圍為 10MHz 至 85MHz;最高支持 2.38Gbps 的數(shù)據(jù)速率
  • 適合 HVGA 到高清 (HD) 范圍內(nèi)的顯示分辨率,并且電磁干擾 (EMI) 較低
  • 通過 3.3V 單電源供電運行,75MHz 頻率下的功耗為 170mW(典型值)
  • 28 個數(shù)據(jù)通道和時鐘輸入低壓 TTL 至 4 個數(shù)據(jù)通道和時鐘輸出低壓差分
  • 禁用時的功耗不到 1mW
  • 可選上升或下降時鐘沿觸發(fā)輸入
  • ESD:5kV HBM
  • 支持擴頻時鐘 (SSC)
  • 支持從 RGB 888 轉(zhuǎn)換至 LVDS I
  • –40°C 至 85°C 的工業(yè)溫度范圍
  • LVDS 顯示 Serdes 接口,可直接連接至具有集成 LVDS 的 LCD 顯示面板
  • 封裝選項:8.1mm × 14mm TSSOP
  • 1.8V 至 3.3V 耐壓數(shù)據(jù)輸入,可直接連接至低功耗、低壓應(yīng)用和圖形處理器
  • 傳輸速率高達 85Mpps(百萬像素/秒);像素時鐘頻率范圍為 10MHz 至 85MHz;最高支持 2.38Gbps 的數(shù)據(jù)速率
  • 適合 HVGA 到高清 (HD) 范圍內(nèi)的顯示分辨率,并且電磁干擾 (EMI) 較低
  • 通過 3.3V 單電源供電運行,75MHz 頻率下的功耗為 170mW(典型值)
  • 28 個數(shù)據(jù)通道和時鐘輸入低壓 TTL 至 4 個數(shù)據(jù)通道和時鐘輸出低壓差分
  • 禁用時的功耗不到 1mW
  • 可選上升或下降時鐘沿觸發(fā)輸入
  • ESD:5kV HBM
  • 支持擴頻時鐘 (SSC)
  • 支持從 RGB 888 轉(zhuǎn)換至 LVDS I

SN65LVDS93B LVDS SerDes(串行器/解串器)發(fā)送器在單個集成電路中包含 4 個 7 位并行負載串行輸出移位寄存器、1 個 7 時鐘合成器以及 5 個低電壓差動信號 (LVDS) 驅(qū)動器。借助這些功能,可以通過 5 個平衡對導(dǎo)體同步傳輸 28 位單端 LVTTL 數(shù)據(jù)并由兼容的接收器(如 DS90CR286A 和 SN65LVDS94)進行接收。

發(fā)送數(shù)據(jù)時,數(shù)據(jù)位 D0 至 D27 會在輸入時鐘信號 (CLKIN) 邊沿全部加載到寄存器中??赏ㄟ^時鐘選擇 (CLKSEL) 引腳來選擇時鐘的上升沿或下降沿。CLKIN 的頻率會實現(xiàn)比率為 7 的倍增,然后用于以串行方式以 7 位時間片解除數(shù)據(jù)寄存器的負載。接著會將 4 個串行數(shù)據(jù)流和鎖相時鐘 (CLKOUT) 輸出至 LVDS 輸出驅(qū)動器。CLKOUT 的頻率與輸入時鐘 (CLKIN) 相同。

SN65LVDS93B 器件無需外部組件,只需很少控制,甚至無需控制。發(fā)送器輸入端的數(shù)據(jù)總線與接收器輸出端的數(shù)據(jù)總線相同,數(shù)據(jù)傳輸對于用戶而言是透明的。用戶唯一能夠干預(yù)的是選擇時鐘上升沿(向 CLKSEL 輸入高電平)或下降沿(向 CLKSEL 輸入低電平),以及能夠使用關(guān)斷/清零 (SHTDN) 信號。SHTDN 是一個低電平有效輸入,可禁用時鐘并關(guān)斷 LVDS 輸出驅(qū)動器,從而降低功耗。如果該信號為低電平,則可以清除所有內(nèi)部寄存器(處于低電平)。

SN65LVDS93B 在環(huán)境空氣中的工作溫度范圍為 –40°C 至 85°C。

SN65LVDS93B LVDS SerDes(串行器/解串器)發(fā)送器在單個集成電路中包含 4 個 7 位并行負載串行輸出移位寄存器、1 個 7 時鐘合成器以及 5 個低電壓差動信號 (LVDS) 驅(qū)動器。借助這些功能,可以通過 5 個平衡對導(dǎo)體同步傳輸 28 位單端 LVTTL 數(shù)據(jù)并由兼容的接收器(如 DS90CR286A 和 SN65LVDS94)進行接收。

發(fā)送數(shù)據(jù)時,數(shù)據(jù)位 D0 至 D27 會在輸入時鐘信號 (CLKIN) 邊沿全部加載到寄存器中。可通過時鐘選擇 (CLKSEL) 引腳來選擇時鐘的上升沿或下降沿。CLKIN 的頻率會實現(xiàn)比率為 7 的倍增,然后用于以串行方式以 7 位時間片解除數(shù)據(jù)寄存器的負載。接著會將 4 個串行數(shù)據(jù)流和鎖相時鐘 (CLKOUT) 輸出至 LVDS 輸出驅(qū)動器。CLKOUT 的頻率與輸入時鐘 (CLKIN) 相同。

SN65LVDS93B 器件無需外部組件,只需很少控制,甚至無需控制。發(fā)送器輸入端的數(shù)據(jù)總線與接收器輸出端的數(shù)據(jù)總線相同,數(shù)據(jù)傳輸對于用戶而言是透明的。用戶唯一能夠干預(yù)的是選擇時鐘上升沿(向 CLKSEL 輸入高電平)或下降沿(向 CLKSEL 輸入低電平),以及能夠使用關(guān)斷/清零 (SHTDN) 信號。SHTDN 是一個低電平有效輸入,可禁用時鐘并關(guān)斷 LVDS 輸出驅(qū)動器,從而降低功耗。如果該信號為低電平,則可以清除所有內(nèi)部寄存器(處于低電平)。

SN65LVDS93B 在環(huán)境空氣中的工作溫度范圍為 –40°C 至 85°C。

下載 觀看帶字幕的視頻 視頻

技術(shù)文檔

star =有關(guān)此產(chǎn)品的 TI 精選熱門文檔
未找到結(jié)果。請清除搜索并重試。
查看全部 4
類型 標(biāo)題 下載最新的英語版本 日期
* 數(shù)據(jù)表 SN65LVDS93B 10MHz - 85MHz 28 位平板顯示鏈路 LVDS Serdes 發(fā)送器 數(shù)據(jù)表 (Rev. A) PDF | HTML 英語版 (Rev.A) PDF | HTML 2018年 9月 17日
應(yīng)用手冊 High-Speed Layout Guidelines for Reducing EMI for LVDS SerDes Designs 2018年 11月 9日
技術(shù)文章 How to select serializers and deserializers in HMI systems PDF | HTML 2018年 4月 24日
EVM 用戶指南 LVDS83BTSSOPEVM User's Guide 2017年 10月 13日

設(shè)計和開發(fā)

如需其他信息或資源,請點擊以下任一標(biāo)題進入詳情頁面查看(如有)。

評估板

LVDS83BTSSOPEVM — LVDS83BT 10 -135MHz 28位 LVDS 發(fā)送器/串行器評估模塊

SN75LVDS83B 發(fā)送器在單個集成電路中包含 4 個 7 位并行負載串行輸出移位寄存器、1 個 7X 時鐘合成器以及 5 個低電壓差分信號 (LVDS) 線路驅(qū)動器。借助這些功能,可通過 5 個平衡對導(dǎo)體同步發(fā)送 28 位單端 LVTTL 數(shù)據(jù),以便 SN75LVDS82 和具有集成 LVDS 接收器的 LCD 面板等兼容接收器接收這些數(shù)據(jù)。此 EVM 也適用于評估 SN65LVDS93A 和 SN65LVDS93A-Q1 系列器件。
用戶指南: PDF
TI.com 上無現(xiàn)貨
模擬工具

PSPICE-FOR-TI — PSpice? for TI 設(shè)計和仿真工具

PSpice? for TI 可提供幫助評估模擬電路功能的設(shè)計和仿真環(huán)境。此功能齊全的設(shè)計和仿真套件使用 Cadence? 的模擬分析引擎。PSpice for TI 可免費使用,包括業(yè)內(nèi)超大的模型庫之一,涵蓋我們的模擬和電源產(chǎn)品系列以及精選的模擬行為模型。

借助?PSpice for TI 的設(shè)計和仿真環(huán)境及其內(nèi)置的模型庫,您可對復(fù)雜的混合信號設(shè)計進行仿真。創(chuàng)建完整的終端設(shè)備設(shè)計和原型解決方案,然后再進行布局和制造,可縮短產(chǎn)品上市時間并降低開發(fā)成本。?

在?PSpice for TI 設(shè)計和仿真工具中,您可以搜索 TI (...)
模擬工具

TINA-TI — 基于 SPICE 的模擬仿真程序

TINA-TI 提供了 SPICE 所有的傳統(tǒng)直流、瞬態(tài)和頻域分析以及更多。TINA 具有廣泛的后處理功能,允許您按照希望的方式設(shè)置結(jié)果的格式。虛擬儀器允許您選擇輸入波形、探針電路節(jié)點電壓和波形。TINA 的原理圖捕獲非常直觀 - 真正的“快速入門”。

TINA-TI 安裝需要大約 500MB。直接安裝,如果想卸載也很容易。我們相信您肯定會愛不釋手。

TINA 是德州儀器 (TI) 專有的 DesignSoft 產(chǎn)品。該免費版本具有完整的功能,但不支持完整版 TINA 所提供的某些其他功能。

如需獲取可用 TINA-TI 模型的完整列表,請參閱:SpiceRack - 完整列表 

需要 HSpice (...)

用戶指南: PDF
英語版 (Rev.A): PDF
參考設(shè)計

TIDA-010013 — 適用于 Sitara? 處理器的 RGB 到 OLDI/LVDS 顯示橋參考設(shè)計

市場對更高分辨率顯示器的需求一直在不斷增加。這需要采用更高像素的時鐘,可能會產(chǎn)生高 EMI 發(fā)射和高防噪性能等設(shè)計難題。因此,視頻接口現(xiàn)在已從傳統(tǒng)的 RGB 過渡到 LVDS 視頻接口。由于集成圖形單元的微處理器可以僅輸出單端 RGB 視頻數(shù)據(jù),本參考設(shè)計展示如何輕松地將 RGB 轉(zhuǎn)換為 LVDS。
設(shè)計指南: PDF
原理圖: PDF
封裝 引腳 CAD 符號、封裝和 3D 模型
TSSOP (DGG) 56 Ultra Librarian

訂購和質(zhì)量

包含信息:
  • RoHS
  • REACH
  • 器件標(biāo)識
  • 引腳鍍層/焊球材料
  • MSL 等級/回流焊峰值溫度
  • MTBF/時基故障估算
  • 材料成分
  • 鑒定摘要
  • 持續(xù)可靠性監(jiān)測
包含信息:
  • 制造廠地點
  • 封裝廠地點

推薦產(chǎn)品可能包含與 TI 此產(chǎn)品相關(guān)的參數(shù)、評估模塊或參考設(shè)計。

支持和培訓(xùn)

視頻