PLLATINUMSIM-SW — PLLatinum Sim Tool
PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.
LMK61XX 是一款超低抖動振蕩器,可生成常用的基準時鐘。該器件在出廠前進行了預編程,支持任何基準時鐘頻率;支持的輸出格式包括 LVPECL(最高 1GHz)、LVDS(最高 900MHz)和 HCSL(最高 400MHz)。內部電源調節(jié)功能提供出色的電源紋波抑制 (PSRR),降低了供電網絡的成本和復雜性。該器件由單個 3.3V ± 5% 電源供電。
| 類型 | 標題 | 下載最新的英語版本 | 日期 | |||
|---|---|---|---|---|---|---|
| * | 數據表 | LMK61XX 高性能超低抖動振蕩器 數據表 (Rev. D) | PDF | HTML | 英語版 (Rev.D) | PDF | HTML | 2018年 2月 6日 |
| EVM 用戶指南 | LMK61FFEVM User's Guide (Rev. A) | 2015年 11月 20日 |
如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。
LMK61A2-125M00EVM 評估模塊提供了一個完整平臺,用于評估德州儀器 (TI) LMK61A2-125M00 超低抖動固定頻率振蕩器的 90fs RMS 抖動性能。
板載電源選項可以提供常見應用所需的易用性和配置靈活性。邊緣安裝的 SMA 端口用于訪問 LMK61A2-125M00 差分時鐘輸出,進而通過市面上出售的同軸電纜、適配器或平衡-非平衡變壓器(需單獨購買)對接至測試設備或參考板。
PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.
| 封裝 | 引腳 | CAD 符號、封裝和 3D 模型 |
|---|---|---|
| QFM (SIA) | 6 | Ultra Librarian |
推薦產品可能包含與 TI 此產品相關的參數、評估模塊或參考設計。
PLLatinum Sim User's Guide
PLLatinum Sim software manifest
PLLatinum Sim 1.6.9 includes the ability to manually specify points on a phase noise curve (for VCOs or other devices that do not fit the standard three-point model), and as a result the phase noise estimation for many devices which use a BAW VCO is greatly improved. Also includes a bugfix for cascading noise inputs.