數(shù)據(jù)表
CD74HC73
- 時(shí)鐘輸入遲滯,改進(jìn)了抗擾度并增加了輸入上升和下降時(shí)間
- 異步復(fù)位
- 互補(bǔ)輸出
- 緩沖輸入
- 當(dāng) VCC = 5V, CL = 15pF,TA = 25℃ 時(shí) fMAX 典型值 = 60MHz
- 扇出(在溫度范圍內(nèi))
- 標(biāo)準(zhǔn)輸出:10 個(gè) LSTTL 負(fù)載
- 總線驅(qū)動器輸出:15 個(gè) LSTTL 負(fù)載
- 寬工作溫度范圍:–55℃ 至 125℃
- 平衡的傳播延遲及轉(zhuǎn)換時(shí)間
- 與 LSTTL 邏輯 IC 相比,功耗顯著降低
- HC 類型
- 工作電壓為 2 V 至 6V
- 高抗噪性:當(dāng) VCC = 5V 時(shí),NIL = 30%,NIH = VCC 的 30%
- HCT 類型
- 工作電壓為 4.5V 至 5.5V
- 直接 LSTTL 輸入邏輯兼容性, VIL = 0.8V(最大值),VIH = 2V(最小值)
- CMOS 輸入兼容性,當(dāng)電壓為 VOL、VOH時(shí),II ≤ 1μA
技術(shù)文檔
未找到結(jié)果。請清除搜索并重試。
查看全部 17 設(shè)計(jì)和開發(fā)
如需其他信息或資源,請點(diǎn)擊以下任一標(biāo)題進(jìn)入詳情頁面查看(如有)。
評估板
14-24-LOGIC-EVM — 采用 14 引腳至 24 引腳 D、DB、DGV、DW、DYY、NS 和 PW 封裝的邏輯產(chǎn)品通用評估模塊
14-24-LOGIC-EVM 評估模塊 (EVM) 設(shè)計(jì)用于支持采用 14 引腳至 24 引腳 D、DW、DB、NS、PW、DYY 或 DGV 封裝的任何邏輯器件。
| 封裝 | 引腳 | CAD 符號、封裝和 3D 模型 |
|---|---|---|
| PDIP (N) | 14 | Ultra Librarian |
| SOIC (D) | 14 | Ultra Librarian |
訂購和質(zhì)量
包含信息:
- RoHS
- REACH
- 器件標(biāo)識
- 引腳鍍層/焊球材料
- MSL 等級/回流焊峰值溫度
- MTBF/時(shí)基故障估算
- 材料成分
- 鑒定摘要
- 持續(xù)可靠性監(jiān)測
包含信息:
- 制造廠地點(diǎn)
- 封裝廠地點(diǎn)