CD74ACT245

正在供貨

具有三態(tài)輸出的八路同向總線收發(fā)器

產(chǎn)品詳情

Supply voltage (min) (V) 4.5 Supply voltage (max) (V) 5.5 Number of channels 8 IOL (max) (mA) 24 IOH (max) (mA) -24 Input type TTL Output type CMOS Features Balanced outputs, High speed (tpd 10-50ns), Positive input clamp diode Technology family ACT Rating Catalog Operating temperature range (°C) -55 to 125
Supply voltage (min) (V) 4.5 Supply voltage (max) (V) 5.5 Number of channels 8 IOL (max) (mA) 24 IOH (max) (mA) -24 Input type TTL Output type CMOS Features Balanced outputs, High speed (tpd 10-50ns), Positive input clamp diode Technology family ACT Rating Catalog Operating temperature range (°C) -55 to 125
PDIP (N) 20 228.702 mm2 24.33 x 9.4 SOIC (DW) 20 131.84 mm2 12.8 x 10.3 SSOP (DB) 20 56.16 mm2 7.2 x 7.8
  • 緩沖輸入
  • 典型傳播延遲
    • VCC = 5V、TA = 25°C 且 CL = 50pF 時(shí)為 4ns
  • 防 SCR 閂鎖 CMOS 工藝和電路設(shè)計(jì)
  • 雙極 FAST?/AS/S 的速度,同時(shí)功耗顯著降低
  • 平衡傳播延遲
  • 交流類型的工作電壓范圍為 1.5V 至 5.5V,并在電源電壓的 30% 時(shí)具有平衡的抗噪性能
  • ±24mA 輸出驅(qū)動(dòng)電流
    • 扇出到 15 個(gè) FAST? IC
    • 驅(qū)動(dòng) 50Ω 傳輸線路
  • 緩沖輸入
  • 典型傳播延遲
    • VCC = 5V、TA = 25°C 且 CL = 50pF 時(shí)為 4ns
  • 防 SCR 閂鎖 CMOS 工藝和電路設(shè)計(jì)
  • 雙極 FAST?/AS/S 的速度,同時(shí)功耗顯著降低
  • 平衡傳播延遲
  • 交流類型的工作電壓范圍為 1.5V 至 5.5V,并在電源電壓的 30% 時(shí)具有平衡的抗噪性能
  • ±24mA 輸出驅(qū)動(dòng)電流
    • 扇出到 15 個(gè) FAST? IC
    • 驅(qū)動(dòng) 50Ω 傳輸線路

’AC245 和 ’ACT245 是采用高級(jí) CMOS 邏輯技術(shù)的八路總線收發(fā)器。

’AC245 和 ’ACT245 是采用高級(jí) CMOS 邏輯技術(shù)的八路總線收發(fā)器。

下載 觀看帶字幕的視頻 視頻

您可能感興趣的相似產(chǎn)品

功能與比較器件相同,且具有相同引腳
SN74AHCT245 正在供貨 具有三態(tài)輸出的八通道總線收發(fā)器 Larger voltage range (2V to 5.5V), higher average drive strength (8mA)

技術(shù)文檔

star =有關(guān)此產(chǎn)品的 TI 精選熱門文檔
未找到結(jié)果。請(qǐng)清除搜索并重試。
查看全部 13
類型 標(biāo)題 下載最新的英語(yǔ)版本 日期
* 數(shù)據(jù)表 CDx4AC245、CDx4ACT245 三態(tài)同相八路總線收發(fā)器 數(shù)據(jù)表 (Rev. D) PDF | HTML 英語(yǔ)版 (Rev.D) PDF | HTML 2024年 4月 15日
應(yīng)用手冊(cè) 慢速或浮點(diǎn) CMOS 輸入的影響 (Rev. E) PDF | HTML 英語(yǔ)版 (Rev.E) 2025年 3月 26日
選擇指南 Logic Guide (Rev. AB) 2017年 6月 12日
應(yīng)用手冊(cè) Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
選擇指南 邏輯器件指南 2014 (Rev. AA) 最新英語(yǔ)版本 (Rev.AC) PDF | HTML 2014年 11月 17日
用戶指南 LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
應(yīng)用手冊(cè) 選擇正確的電平轉(zhuǎn)換解決方案 (Rev. A) 英語(yǔ)版 (Rev.A) 2006年 3月 23日
應(yīng)用手冊(cè) Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
應(yīng)用手冊(cè) TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
應(yīng)用手冊(cè) CMOS Power Consumption and CPD Calculation (Rev. B) 1997年 6月 1日
應(yīng)用手冊(cè) 使用邏輯器件進(jìn)行設(shè)計(jì) (Rev. C) 1997年 6月 1日
應(yīng)用手冊(cè) Using High Speed CMOS and Advanced CMOS in Systems With Multiple Vcc 1996年 4月 1日
選擇指南 Logic Guide (Rev. AC) PDF | HTML 1994年 6月 1日

設(shè)計(jì)和開發(fā)

如需其他信息或資源,請(qǐng)點(diǎn)擊以下任一標(biāo)題進(jìn)入詳情頁(yè)面查看(如有)。

評(píng)估板

14-24-LOGIC-EVM — 采用 14 引腳至 24 引腳 D、DB、DGV、DW、DYY、NS 和 PW 封裝的邏輯產(chǎn)品通用評(píng)估模塊

14-24-LOGIC-EVM 評(píng)估模塊 (EVM) 設(shè)計(jì)用于支持采用 14 引腳至 24 引腳 D、DW、DB、NS、PW、DYY 或 DGV 封裝的任何邏輯器件。

用戶指南: PDF | HTML
英語(yǔ)版 (Rev.B): PDF | HTML
TI.com 上無(wú)現(xiàn)貨
封裝 引腳 CAD 符號(hào)、封裝和 3D 模型
PDIP (N) 20 Ultra Librarian
SOIC (DW) 20 Ultra Librarian
SSOP (DB) 20 Ultra Librarian

訂購(gòu)和質(zhì)量

包含信息:
  • RoHS
  • REACH
  • 器件標(biāo)識(shí)
  • 引腳鍍層/焊球材料
  • MSL 等級(jí)/回流焊峰值溫度
  • MTBF/時(shí)基故障估算
  • 材料成分
  • 鑒定摘要
  • 持續(xù)可靠性監(jiān)測(cè)
包含信息:
  • 制造廠地點(diǎn)
  • 封裝廠地點(diǎn)

支持和培訓(xùn)

可獲得 TI 工程師技術(shù)支持的 TI E2E? 論壇

所有內(nèi)容均由 TI 和社區(qū)貢獻(xiàn)者按“原樣”提供,并不構(gòu)成 TI 規(guī)范。請(qǐng)參閱使用條款。

如果您對(duì)質(zhì)量、包裝或訂購(gòu) TI 產(chǎn)品有疑問,請(qǐng)參閱 TI 支持。??????????????

視頻