CD74AC174

正在供貨

具有復位功能的六路 D 類觸發(fā)器

產(chǎn)品詳情

Number of channels 6 Technology family AC Supply voltage (min) (V) 1.5 Supply voltage (max) (V) 5.5 Input type Standard CMOS Output type Push-Pull Clock frequency (max) (MHz) 95 IOL (max) (mA) 24 IOH (max) (mA) -24 Supply current (max) (μA) 160 Features Balanced outputs, High speed (tpd 10-50ns), Positive input clamp diode Operating temperature range (°C) -55 to 125 Rating Catalog
Number of channels 6 Technology family AC Supply voltage (min) (V) 1.5 Supply voltage (max) (V) 5.5 Input type Standard CMOS Output type Push-Pull Clock frequency (max) (MHz) 95 IOL (max) (mA) 24 IOH (max) (mA) -24 Supply current (max) (μA) 160 Features Balanced outputs, High speed (tpd 10-50ns), Positive input clamp diode Operating temperature range (°C) -55 to 125 Rating Catalog
PDIP (N) 16 181.42 mm2 19.3 x 9.4 SOIC (D) 16 59.4 mm2 9.9 x 6 TSSOP (PW) 16 32 mm2 5 x 6.4 WQFN (BQB) 16 8.75 mm2 3.5 x 2.5
  • 交流類型的工作電壓范圍為 1.5V 至 5.5V,并在電源電壓的 30% 時具有平衡的抗噪性能
  • 包含 6 個具有單軌輸出的觸發(fā)器
  • 緩沖輸入
  • 雙極 F、AS 和 S 的速度,同時功耗顯著降低
  • 平衡傳播延遲
  • ±24mA 輸出驅(qū)動電流
    • 扇出至 15 個 F 器件
  • 防 SCR 閂鎖 CMOS 工藝和電路設(shè)計
  • 交流類型的工作電壓范圍為 1.5V 至 5.5V,并在電源電壓的 30% 時具有平衡的抗噪性能
  • 包含 6 個具有單軌輸出的觸發(fā)器
  • 緩沖輸入
  • 雙極 F、AS 和 S 的速度,同時功耗顯著降低
  • 平衡傳播延遲
  • ±24mA 輸出驅(qū)動電流
    • 扇出至 15 個 F 器件
  • 防 SCR 閂鎖 CMOS 工藝和電路設(shè)計

CD74AC174 是一款具有直接清零 (CLR) 輸入的正邊沿觸發(fā)式 D 類觸發(fā)器,設(shè)計用于 1.5V 至 5.5V VCC 工作電壓范圍。

CD74AC174 是一款具有直接清零 (CLR) 輸入的正邊沿觸發(fā)式 D 類觸發(fā)器,設(shè)計用于 1.5V 至 5.5V VCC 工作電壓范圍。

下載 觀看帶字幕的視頻 視頻

您可能感興趣的相似產(chǎn)品

功能與比較器件相同,且具有相同引腳
SN74HCS174 正在供貨 具有復位功能的邏輯六路 D 類觸發(fā)器 Longer average propagation delay (12ns), lower average drive strength (7.8mA)

技術(shù)文檔

star =有關(guān)此產(chǎn)品的 TI 精選熱門文檔
未找到結(jié)果。請清除搜索并重試。
查看全部 16
類型 標題 下載最新的英語版本 日期
* 數(shù)據(jù)表 CD74AC174 具有清零功能的六路 D 類觸發(fā)器 數(shù)據(jù)表 (Rev. C) PDF | HTML 英語版 (Rev.C) PDF | HTML 2024年 10月 7日
應用手冊 慢速或浮點 CMOS 輸入的影響 (Rev. E) PDF | HTML 英語版 (Rev.E) 2025年 3月 26日
應用手冊 Power-Up Behavior of Clocked Devices (Rev. B) PDF | HTML 2022年 12月 15日
選擇指南 Logic Guide (Rev. AB) 2017年 6月 12日
應用手冊 Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
選擇指南 邏輯器件指南 2014 (Rev. AA) 最新英語版本 (Rev.AC) PDF | HTML 2014年 11月 17日
更多文獻資料 HiRel Unitrode Power Management Brochure 2009年 7月 7日
用戶指南 LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
應用手冊 Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
應用手冊 TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
應用手冊 CMOS Power Consumption and CPD Calculation (Rev. B) 1997年 6月 1日
應用手冊 使用邏輯器件進行設(shè)計 (Rev. C) 1997年 6月 1日
應用手冊 Input and Output Characteristics of Digital Integrated Circuits 1996年 10月 1日
應用手冊 Live Insertion 1996年 10月 1日
應用手冊 Using High Speed CMOS and Advanced CMOS in Systems With Multiple Vcc 1996年 4月 1日
選擇指南 Logic Guide (Rev. AC) PDF | HTML 1994年 6月 1日

設(shè)計和開發(fā)

如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。

評估板

14-24-LOGIC-EVM — 采用 14 引腳至 24 引腳 D、DB、DGV、DW、DYY、NS 和 PW 封裝的邏輯產(chǎn)品通用評估模塊

14-24-LOGIC-EVM 評估模塊 (EVM) 設(shè)計用于支持采用 14 引腳至 24 引腳 D、DW、DB、NS、PW、DYY 或 DGV 封裝的任何邏輯器件。

用戶指南: PDF | HTML
英語版 (Rev.B): PDF | HTML
TI.com 上無現(xiàn)貨
封裝 引腳 CAD 符號、封裝和 3D 模型
PDIP (N) 16 Ultra Librarian
SOIC (D) 16 Ultra Librarian
TSSOP (PW) 16 Ultra Librarian
WQFN (BQB) 16 Ultra Librarian

訂購和質(zhì)量

包含信息:
  • RoHS
  • REACH
  • 器件標識
  • 引腳鍍層/焊球材料
  • MSL 等級/回流焊峰值溫度
  • MTBF/時基故障估算
  • 材料成分
  • 鑒定摘要
  • 持續(xù)可靠性監(jiān)測
包含信息:
  • 制造廠地點
  • 封裝廠地點

支持和培訓

視頻