數(shù)據(jù)表
ADC3564
- 14 位 125MSPS ADC
- 本底噪聲:-156dBFS/Hz
- 超低功耗:125MSPS 時(shí)為 137mW
- 延遲:≤ 2 個(gè)時(shí)鐘周期
- 指定的 14 位,無(wú)丟碼
- INL:±1.5LSB;DNL:±0.5LSB
- 基準(zhǔn):外部或內(nèi)部
- 輸入帶寬:1200 MHz (3dB)
- 工業(yè)溫度范圍:-40°C 至 +105°C
- 片上數(shù)字濾波器(可選)
- 2 倍、4 倍、8 倍、16 倍、32 倍抽取率
- 32 位 NCO
- 串行 LVDS 數(shù)字接口(2 線、1 線和 1/2 線)
- 小尺寸: 40 引腳 WQFN (5mm × 5mm) 封裝
- 頻譜性能 (fIN = 10MHz):
- SNR:77.5dBFS
- SFDR:80dBc HD2、HD3
- SFDR:95dBFS 最嚴(yán)重毛刺
- 頻譜性能 (fIN = 70MHz):
- SNR:75dBFS
- SFDR:75dBc HD2、HD3
- SFDR:90dBFS 最嚴(yán)重毛刺
ADC3564 器件是一款低噪聲、超低功耗、14 位、125MSPS 高速 ADC。該器件可實(shí)現(xiàn)低功耗,噪聲頻譜密度為 –156dBFS/Hz,還具有出色的線性度和動(dòng)態(tài)范圍。ADC3564 可提供中頻采樣支持,使器件適合各種應(yīng)用。高速控制環(huán)路可從低至一個(gè)時(shí)鐘周期的低延遲中受益。該 ADC 在 125MSPS 下的功耗僅為 137mW,功耗隨采樣率減小而迅速降低。
ADC3564 使用串行 LVDS (SLVDS) 接口輸出數(shù)據(jù),可更大限度減少數(shù)字互連的次數(shù)。該器件提供雙通道、單通道和半通道選項(xiàng)。該器件是具有不同速度等級(jí)的引腳對(duì)引腳兼容系列,采用 40 引腳 VQFN 封裝。該器件支持 –40?C 至 +105?C 的工業(yè)級(jí)工作溫度范圍。
我們的 ADC3660 系列被評(píng)為“2021 年全球電子成就獎(jiǎng) (WEAA) 年度產(chǎn)品”(放大器/數(shù)據(jù)轉(zhuǎn)換類)。
技術(shù)文檔
未找到結(jié)果。請(qǐng)清除搜索并重試。
查看全部 2 | 類型 | 標(biāo)題 | 下載最新的英語(yǔ)版本 | 日期 | |||
|---|---|---|---|---|---|---|
| * | 數(shù)據(jù)表 | ADC3564 14 位、125MSPS、低噪聲、超低功耗 ADC 數(shù)據(jù)表 | PDF | HTML | 英語(yǔ)版 | PDF | HTML | 2022年 9月 25日 |
| 模擬設(shè)計(jì)期刊 | 如何通過(guò)具有內(nèi)部數(shù)字濾波器的高速 ADC 簡(jiǎn)化 AFE 濾波 | 英語(yǔ)版 | 2020年 12月 2日 |
設(shè)計(jì)和開(kāi)發(fā)
如需其他信息或資源,請(qǐng)點(diǎn)擊以下任一標(biāo)題進(jìn)入詳情頁(yè)面查看(如有)。
模擬工具
PSPICE-FOR-TI — PSpice? for TI 設(shè)計(jì)和仿真工具
PSpice? for TI 可提供幫助評(píng)估模擬電路功能的設(shè)計(jì)和仿真環(huán)境。此功能齊全的設(shè)計(jì)和仿真套件使用 Cadence? 的模擬分析引擎。PSpice for TI 可免費(fèi)使用,包括業(yè)內(nèi)超大的模型庫(kù)之一,涵蓋我們的模擬和電源產(chǎn)品系列以及精選的模擬行為模型。
借助?PSpice for TI 的設(shè)計(jì)和仿真環(huán)境及其內(nèi)置的模型庫(kù),您可對(duì)復(fù)雜的混合信號(hào)設(shè)計(jì)進(jìn)行仿真。創(chuàng)建完整的終端設(shè)備設(shè)計(jì)和原型解決方案,然后再進(jìn)行布局和制造,可縮短產(chǎn)品上市時(shí)間并降低開(kāi)發(fā)成本。?
在?PSpice for TI 設(shè)計(jì)和仿真工具中,您可以搜索 TI (...)
借助?PSpice for TI 的設(shè)計(jì)和仿真環(huán)境及其內(nèi)置的模型庫(kù),您可對(duì)復(fù)雜的混合信號(hào)設(shè)計(jì)進(jìn)行仿真。創(chuàng)建完整的終端設(shè)備設(shè)計(jì)和原型解決方案,然后再進(jìn)行布局和制造,可縮短產(chǎn)品上市時(shí)間并降低開(kāi)發(fā)成本。?
在?PSpice for TI 設(shè)計(jì)和仿真工具中,您可以搜索 TI (...)
| 封裝 | 引腳 | CAD 符號(hào)、封裝和 3D 模型 |
|---|---|---|
| WQFN (RSB) | 40 | Ultra Librarian |
訂購(gòu)和質(zhì)量
包含信息:
- RoHS
- REACH
- 器件標(biāo)識(shí)
- 引腳鍍層/焊球材料
- MSL 等級(jí)/回流焊峰值溫度
- MTBF/時(shí)基故障估算
- 材料成分
- 鑒定摘要
- 持續(xù)可靠性監(jiān)測(cè)
包含信息:
- 制造廠地點(diǎn)
- 封裝廠地點(diǎn)
推薦產(chǎn)品可能包含與 TI 此產(chǎn)品相關(guān)的參數(shù)、評(píng)估模塊或參考設(shè)計(jì)。