數(shù)據(jù)表
ADC12SJ800
- ADC 內(nèi)核:
- 分辨率:12 位
- 最大采樣率:800MSPS
- 非交錯(cuò)式架構(gòu)
- 內(nèi)部抖動(dòng)可減少高次諧波
- 性能規(guī)格 (–1dBFS):
- SNR (97MHz):57.6dBFS
- ENOB (97MHz):9 位
- SFDR (97MHz):62dBFS
- 本底噪聲 (–20dBFS):–146.1dBFS/Hz
- 滿量程輸入電壓:800mVPP-DIFF
- 全功率輸入帶寬:GHz
- JESD204C 串行數(shù)據(jù)接口:
- 總共支持 2 至 8 個(gè)(四通道/雙通道)或 1 至 4 個(gè)(單通道)串行器/解串器通道
- 最大波特率:17.16Gbps
- 64B/66B 和 8B/10B 編碼模式
- 子類 1 支持確定性延遲
- 與 JESD204B 接收器兼容
- 可選的內(nèi)部采樣時(shí)鐘生成
- 內(nèi)部 PLL 和 VCO (7.2–8.2GHz)
- SYSREF 窗口可簡化同步
- 四個(gè)時(shí)鐘輸出可簡化系統(tǒng)時(shí)鐘
- FPGA 或相鄰 ADC 的參考時(shí)鐘
- 串行器/解串器收發(fā)器的參考時(shí)鐘
- 脈沖系統(tǒng)的時(shí)間戳輸入和輸出
- 功耗 (800MSPS):
- 四通道:415mW/通道
- 雙通道:555mW/通道
- 單通道:830mW
- 電源:1.1V、1.9V
ADC12xJ800 是一系列 12 位、800MSPS 四通道/雙通道/單通道模數(shù)轉(zhuǎn)換器 (ADC),具有低功耗、高采樣率和 12 位分辨率,非常適合用于各種多通道通信和測試系統(tǒng)。
6GHz 的全功率輸入帶寬 (-3dB) 還支持 L 頻帶和 S 頻帶的直接射頻采樣。
包含許多時(shí)鐘功能以放寬系統(tǒng)硬件要求,例如帶有集成壓控振蕩器 (VCO) 的內(nèi)部鎖相環(huán) (PLL),用于生成采樣時(shí)鐘。提供了四個(gè)時(shí)鐘輸出,以便對 FPGA 或 ASIC 的邏輯和串行器/解串器進(jìn)行計(jì)時(shí)。為脈沖系統(tǒng)提供了時(shí)間戳輸入和輸出。
JESD204C 串行接口通過減少印刷電路板 (PCB) 布線量來減小系統(tǒng)尺寸。接口模式支持 2 至 8 個(gè)通道(雙通道和四通道器件)或 1 至 4 個(gè)通道(單通道器件)和高達(dá) 17.16Gbps 的串行器/解串器波特率,從而使每個(gè)應(yīng)用能夠?qū)崿F(xiàn)最佳配置。
技術(shù)文檔
未找到結(jié)果。請清除搜索并重試。
查看全部 3 | 類型 | 標(biāo)題 | 下載最新的英語版本 | 日期 | |||
|---|---|---|---|---|---|---|
| * | 數(shù)據(jù)表 | ADC12xJ800 具有 JESD204C 接口的四通道/雙通道/單通道 800MSPS 12 位模數(shù)轉(zhuǎn)換器 (ADC) 數(shù)據(jù)表 (Rev. A) | PDF | HTML | 英語版 (Rev.A) | PDF | HTML | 2024年 10月 25日 |
| 應(yīng)用手冊 | 比較有源和無源高速/射頻模數(shù)轉(zhuǎn)換器前端 | PDF | HTML | 英語版 | PDF | HTML | 2025年 4月 22日 | |
| 應(yīng)用手冊 | 高速射頻 ADC 轉(zhuǎn)換器前端架構(gòu)評估 | PDF | HTML | 英語版 | PDF | HTML | 2025年 4月 4日 |
設(shè)計(jì)和開發(fā)
如需其他信息或資源,請點(diǎn)擊以下任一標(biāo)題進(jìn)入詳情頁面查看(如有)。
評估板
ADC12QJ1600EVM — ADC12QJ1600 具有 JESD204C 接口的四通道 12 位 1.6GSPS ADC 評估模塊
ADC12QJ1600 評估模塊 (EVM) 用于評估 ADC12QJ1600-Q1 系列高速模數(shù)轉(zhuǎn)換器 (ADC)。該 EVM 裝配了 ADC12QJ1600-Q1,后者是一款具有 JESD204B 接口的 12 位四通道 1.6GSPS ADC,可評估 12 位系列中的所有采樣率和單通道、雙通道和四通道汽車類或工業(yè)級器件。
用戶指南: PDF
評估板
TSW12QJ1600EVM — ADC12QJ1600-Q1 8 通道(兩個(gè)同步 4 通道)12 位 1.6GSPS JESD204C 接口 ADC 評估模塊
TSW12QJ1600 評估模塊 (EVM) 用于評估具有不同前端選項(xiàng)的 ADC12QJ1600-Q1 系列高速模數(shù)轉(zhuǎn)換器 (ADC)。該 EVM 裝配了雙通道 ADC12QJ1600-Q1(一個(gè)具有 JESD204B 接口的 12 位四通道 1.6GSPS ADC),可評估多個(gè) ADC 同步和確定性延遲,并使用各種前端選項(xiàng)(交流耦合變壓器;具有 LMH32401 的直流耦合選項(xiàng))測試 ADC 的性能。該設(shè)計(jì)還展示了如何通過從一個(gè) ADC 到另一個(gè) ADC 菊鏈?zhǔn)竭B接 PLL 基準(zhǔn)輸出(PLLREFO+、PLLREFO-)來簡化時(shí)鐘方案,無需采用 JESD 器件通常需要的時(shí)鐘分配芯片。
用戶指南: PDF
仿真模型
ADC09xJ800, ADC09xJ1300, ADC12xJ800 and ADC12xJ1600 IBIS-AMI Model (Rev. A)
SBAM512A.ZIP (22293 KB) - IBIS-AMI Model
模擬工具
PSPICE-FOR-TI — PSpice? for TI 設(shè)計(jì)和仿真工具
PSpice? for TI 可提供幫助評估模擬電路功能的設(shè)計(jì)和仿真環(huán)境。此功能齊全的設(shè)計(jì)和仿真套件使用 Cadence? 的模擬分析引擎。PSpice for TI 可免費(fèi)使用,包括業(yè)內(nèi)超大的模型庫之一,涵蓋我們的模擬和電源產(chǎn)品系列以及精選的模擬行為模型。
借助?PSpice for TI 的設(shè)計(jì)和仿真環(huán)境及其內(nèi)置的模型庫,您可對復(fù)雜的混合信號設(shè)計(jì)進(jìn)行仿真。創(chuàng)建完整的終端設(shè)備設(shè)計(jì)和原型解決方案,然后再進(jìn)行布局和制造,可縮短產(chǎn)品上市時(shí)間并降低開發(fā)成本。?
在?PSpice for TI 設(shè)計(jì)和仿真工具中,您可以搜索 TI (...)
借助?PSpice for TI 的設(shè)計(jì)和仿真環(huán)境及其內(nèi)置的模型庫,您可對復(fù)雜的混合信號設(shè)計(jì)進(jìn)行仿真。創(chuàng)建完整的終端設(shè)備設(shè)計(jì)和原型解決方案,然后再進(jìn)行布局和制造,可縮短產(chǎn)品上市時(shí)間并降低開發(fā)成本。?
在?PSpice for TI 設(shè)計(jì)和仿真工具中,您可以搜索 TI (...)
| 封裝 | 引腳 | CAD 符號、封裝和 3D 模型 |
|---|---|---|
| FCCSP (AAV) | 144 | Ultra Librarian |
訂購和質(zhì)量
包含信息:
- RoHS
- REACH
- 器件標(biāo)識
- 引腳鍍層/焊球材料
- MSL 等級/回流焊峰值溫度
- MTBF/時(shí)基故障估算
- 材料成分
- 鑒定摘要
- 持續(xù)可靠性監(jiān)測
包含信息:
- 制造廠地點(diǎn)
- 封裝廠地點(diǎn)
推薦產(chǎn)品可能包含與 TI 此產(chǎn)品相關(guān)的參數(shù)、評估模塊或參考設(shè)計(jì)。