ZHCUCT5A October 2024 – January 2025 TRF1108
默認情況下,EVM 配置為使用 LMX->DACCLK | LMX/LMK->FPGA 時鐘選項。用戶向帶有 SMA 標記的 LMX CLKp 提供單個高頻 (8dBm - 10dBm) 信號。該信號路由到 LMX1204,而后者生成緩沖的 DACCLK 信號、低頻 DAC SYSERF 信號、FPGA 參考時鐘和 FPGA SYSREF 信號。FPGA 參考時鐘和 FPGA SYSREF 信號饋入 LMK04828 的 CLKIN1 和 CLKIN0。LMK04828 用于時鐘分配模式,可提供 FPGA 參考時鐘和 FPGA SYSREF 信號的多個副本/分頻版本。
EVM 可配置為使用 LMX->DACCLK | LMX/LMK->FPGA 時鐘選項,步驟如下: