LMKDB1104 上的邏輯輸入和輸出引腳提供了用于選擇不同器件模式、輸出啟用/禁用控制、信號(hào)丟失 (LOS) 檢測(cè)和不同器件地址選擇的選項(xiàng)。以下部分介紹了不同輸入和輸出邏輯引腳的功能。輸入引腳的電壓電平可以通過(guò) TICS Pro GUI 或使用表 3-1 中指定的板載跳線進(jìn)行設(shè)置。
表 3-3 器件啟動(dòng)模式| SBI_EN 輸入電平 | 啟動(dòng)模式 |
|---|
| 低電平(默認(rèn)) | SBI 處于無(wú)效狀態(tài) |
| 高電平 | SBI 有效 |
表 3-4 輸出使能引腳控制| OE0# 至 OE3# 輸入電平 | 輸出狀態(tài) |
|---|
| 低電平(默認(rèn)) | 有效 |
| 高電平 | 無(wú)效 |
表 3-5 信號(hào)丟失檢測(cè) (LOS)| LOSb 輸出電平(狀態(tài)引腳) | LOS 狀態(tài) |
|---|
| 低電平 | 檢測(cè)到 |
| 高電平 | 未檢測(cè)到 |
表 3-6 SLEWRATE_SEL| SLEWRATE_SEL | 輸出轉(zhuǎn)換率 |
|---|
| 低電平(默認(rèn)) | 慢 |
| 高電平 | 快 |
表 3-7 SMBus 地址解碼
| 地址選擇 |
二進(jìn)制值 |
十六進(jìn)制值 |
| SADR1_tri |
SADR0_tri |
7 |
6 |
5 |
4 |
3 |
2 |
1 |
Rd/Wrt |
不含 Rd/wrt |
含 Rd/wrt |
| 0 |
0 |
1 |
1 |
0 |
1 |
1 |
0 |
0 |
0 |
6C |
D8 |
| M |
1 |
1 |
0 |
1 |
1 |
0 |
1 |
0 |
6D |
DA |
| 1 |
1 |
1 |
0 |
1 |
1 |
1 |
1 |
0 |
6F |
DE |
| M |
0 |
1 |
1 |
0 |
0 |
0 |
0 |
1 |
0 |
61 |
C2 |
| M |
1 |
1 |
0 |
0 |
0 |
1 |
0 |
0 |
62 |
C4 |
| 1 |
1 |
1 |
0 |
0 |
0 |
1 |
1 |
0 |
63 |
C6 |
| 1 |
0 |
1 |
1 |
0 |
0 |
1 |
0 |
1 |
0 |
65 |
CA |
| M |
1 |
1 |
0 |
0 |
1 |
1 |
0 |
0 |
66 |
CC |
| 1 |
1 |
1 |
0 |
0 |
1 |
1 |
1 |
0 |
67 |
CE |
注: 器件的 SMBus 地址為 Bits[7:1]。十六進(jìn)制值中通常包含 Rd/Wrt 位,具體取決于不同的供應(yīng)商。含 Rd/Wrt 列顯示了 Rd/Wrt 值被視為 0 時(shí)的十六進(jìn)制值,而不含 Rd/Wrt 是 SMBus 地址。