ZHCUC13 May 2024
圖 3-3 展示了 DIYAMC-0-EVM 的差分輸出電路示例。
EVM 的第 1 行提供差分模擬輸出。以測試板 A1 為例,用戶可通過連接器 J2 訪問輸出。輸入端的無源器件包括 R2、R4 和 C6,它們可構(gòu)成截止頻率為 796kHz 的差分抗混疊濾波器,還包括 C9 和 C10,用于幫助衰減共模信號。C3 和 C4 用作去耦電容器,用于實現(xiàn)降噪和低側(cè)電源 (VDD2) 穩(wěn)定性。
用戶可以使用示波器觀察 J2.2 (VOUTP) 和 J2.3 (VOUTN) 之間的差分輸出信號或相對于 J2.4 (GND2) 的單端差分輸出信號。