ZHCUC03A May 2024 – May 2024 LMKDB1204
表 2-1 介紹了 EVM 通過(guò)外部電源為器件供電時(shí)的默認(rèn)跳線配置。按照表 2-1 中指定的方式配置 EVM 以實(shí)現(xiàn)初始啟動(dòng)。也可以通過(guò)更改跳線 JP9 的位置將 EVM 配置為使用具有 USB 電源選項(xiàng)的板載 3.3V LDO,如表 2-1 所述。
| 類別 | 參考位號(hào) | 默認(rèn)位置 | 說(shuō)明 |
|---|---|---|---|
| 電源 | J14 | 1-2 | 將 USB 或外部電源連接到器件的 VDD_IN0。 |
| J15 | 1-2 | 將 USB 或外部電源連接到芯片的輸出組和數(shù)字電源 (VDD)。 | |
| J16 | 1-2 | 將 USB 或外部電源連接到器件的 VDD_IN1。 | |
| J17 | 1-2 | 將 USB 或外部電源連接到器件的 VDD_BANK0。 | |
| J18 | 1-2 | 將 USB 或外部電源連接到器件的 VDD_BANK1。 | |
| J20 | 1-2 | 將 USB 或外部電源連接到板載 IO 引腳 (VDD_IO)。 | |
| JP9 | 1-2 | 在 USB 或外部電源之間進(jìn)行選擇。當(dāng)前配置用于外部電源。要更改為 USB 電源,請(qǐng)將跳線位置更改為 2-3。 | |
| 輸出使能控制引腳 | JP5 至 JP8 | 2-3 | 下拉至 GND 以通過(guò)引腳控制選項(xiàng)啟用輸出(OE#0 至 OE#3)。 |
| 數(shù)字引腳 | JP1 | 1-2 | CLKPWRGD_PD# 被拉至高電平。 |
| JP2 | 2-3 | ZOUT_SEL 被拉至低電平會(huì)將輸出阻抗設(shè)置為 85Ω。 | |
| JP3 | 2-3 | SMB_EN 引腳被拉至低電平會(huì)禁用 SMBus。 | |
| JP4 | 2-3 | CLKIN_SEL_tri 被拉至低電平,以將 CLKIN0 設(shè)置為所有輸出的輸入源。 |