SYSREF 生成電路包括 SYSREF 預分頻器和后分頻器、脈沖量可編程的脈沖發(fā)生器和中繼器模式旁路。SYSREF 發(fā)生器模式將 SYSREF 信號重新定時到輸出時鐘,驗證 SYSREF 輸出是否接近具有默認延遲設置的時鐘輸出的下降沿。中繼器模式時序僅由器件的傳播延遲決定。
要激活 SYSREF 生成電路,必須滿足以下條件:
- SYSREFREQ_MODE 字段必須設置為 SYSREF 模式。
- SYSREF_MODE 字段必須設置為適當?shù)臈l件:連續(xù)、脈沖發(fā)生器或中繼器。
- 在發(fā)生器模式(連續(xù)或脈沖發(fā)生器)下,必須驗證 FINTERPOLATOR % FSYSREF = 0。
- 必須針對生成器或中繼器模式正確配置 SYSREF_DELAY_BYP 字段(每當設置 SYSREF_MODE 時,GUI 自動設置條件通常會驗證這一點)。
- SYSREFREQ_VCM 字段必須設置為直流耦合模式才能實現(xiàn)連續(xù)或脈沖發(fā)生器輸出。在中繼器模式輸出中,SYSREF 輸入可以是交流或直流耦合,并且必須相應地設置 SYSREFREQ_VCM。
- 對于連續(xù)模式,必須在 SYSREFREQ 引腳上連續(xù)看到高電平信號。對于脈沖發(fā)生器模式,必須在 SYSREFREQ 引腳上看到低電平到高電平的轉換才能觸發(fā)脈沖發(fā)生器。對于中繼器模式,輸出遵循輸入狀態(tài)。