ZHCUA89A May 2022 – June 2022 TLIN1431-Q1
在 SPI 模式下工作時(shí),TLIN1431-Q1 的引腳 4-7 成為器件的 SPI 接口。具體而言,“WDT/CLK”為 SPI 時(shí)鐘輸入,“nWDR/SDO”為 SPI 串行數(shù)據(jù)輸出,“WDI/SDI”為 SPI 串行數(shù)據(jù)輸入,“PIN/nCS”為 SPI 低電平有效芯片選擇。
可以通過 J4 的引腳 12、14、16 和 18 來訪問這四個(gè) SPI 接口引腳。這四個(gè)信號與 J4 上的其余邏輯信號垂直分離。根據(jù)電路板上的絲印圖例可知,這四個(gè)信號位于 J4 的最左側(cè)列,而該接頭上的其余信號位于最右側(cè)列。
這四個(gè) SPI 信號可以連接到微控制器或類似的處理器,以通過 SPI 控制 TLIN1431-Q1。請注意,器件必須通過使 PIN/nCS(引腳 7)懸空或拉高而啟動(dòng)以通過 SPI 模式進(jìn)行連接。