ZHCU809B January 2020 – July 2021 DS160PR410
表 1-8 所示為對電路板上的所有器件產(chǎn)生影響的 DS160PR410EVM-RSC 全局控制。
| 元件 | 名稱 | 功能/描述 |
|---|---|---|
| J1 | 3x2 接頭 | EN_SMB 控制,連接至 EVM 上所有 8 個(gè) DS160PR410 器件的 EN_SMB 引腳 L0:所有器件都設(shè)置為引腳模式(默認(rèn)) L1:所有器件都設(shè)置為 SMBus/I2C 主模式 L2:保留 L3:SMBus/I2C 從模式 |
| J2 | 5x2 接頭 | SMBus/I2C 接口。EVM 上的所有 8 個(gè) DS160PR410 器件都位于同一條總線上,可以通過該接口訪問它們。 |
| J3 | 3x1 接頭 | PWDN 控制,連接至 EVM 上所有 8 個(gè) DS160PR410 器件的 PWDN1 和 PWDN2 引腳 PWDN 連接至 GND:啟用所有器件(默認(rèn)) PWDN 連接至 3.3V_REG:禁用所有器件。 PWDN 懸空:使用 J5 將 PCIe 系統(tǒng) PRSNT 信號連接至 PWDN 以進(jìn)行 PWDN 控制(對于 PCIe 用例為可選) |
| J4 | 3x1 接頭 | 板載 EEPROM 器件的 WP(寫保護(hù))引腳的訪問點(diǎn) WP 連接至 GND:啟用對 EEPROM 的 I2C 訪問 WP 懸空:禁用對 EEPROM 的 I2C 訪問(默認(rèn)) |
| J5 | 2x1 接頭 | 備用 PWDN 控制 PWDN 懸空:使用 J3 進(jìn)行 PWDN 控制 PWDN 連接至 PRSNT:PRSNT 信號對 PWDN 進(jìn)行控制(對于 PCIe 用例為可選) |
| J6、J7、J8、J9 | 3x1 接頭 | PCIe PRSNT 信號控制 連接 J6、J7、J8 和 J9 上的引腳 1-2:能夠支持任何 PCIe 總線寬度(默認(rèn)) 連接 J6 的引腳 2-3,使 J7、J8 和 J9 懸空:強(qiáng)制使用 x1 PCIe 總線寬度 連接 J7 的引腳 2-3,使 J6、J8 和 J9 懸空:強(qiáng)制使用 x4 PCIe 總線寬度 連接 J8 的引腳 2-3,使 J6、J7 和 J9 懸空:強(qiáng)制使用 x8 PCIe 總線寬度 連接 J9 的引腳 2-3,使 J6、J7 和 J8 懸空:強(qiáng)制使用 x16 PCIe 總線寬度 |
| J10 | 2x1 接頭 | 板載穩(wěn)壓器輸入。將 EVM 用作獨(dú)立系統(tǒng)時(shí),施加 12V 電壓。如果將 EVM 插入系統(tǒng),請勿通電,因?yàn)殡娫词峭ㄟ^金手指連接器 (J13) 提供的。 |
| J11 | 2x1 接頭 | 板載穩(wěn)壓器 3.3V 輸出。 |
| J12 | 2x1 接頭 | 接地參考的訪問點(diǎn)。 |