ZHCAEB5 August 2024 TPS65219 , TPS65219-Q1 , TPS6521905 , TPS6521905-Q1
TPS65219 是與 AM62 共同開發(fā)的,旨在滿足所有電源規(guī)格,并優(yōu)化處理器及 microSD 卡和 LPDDR4/DDR4 存儲器等主要外設(shè)的性能。TPS65219 提供多種預(yù)配置的配置,為不同的 AM62 用例供電。如需詳細了解這些配置,請參閱使用 TPS65219 PMIC 為 AM62x 供電 應(yīng)用手冊。
TPS65219 具有可擴展性,能夠為市場上的多款其他處理器和 SoC 供電。表 2-2 對 TPS65219 器件和推薦應(yīng)用用例進行了比較。此表還包含可用于支持新設(shè)計的配套資料資源。本應(yīng)用手冊介紹了如何使用 TPS65219 PMIC 的電源和數(shù)字資源來滿足特定處理器和 SoC 的要求。有關(guān)每個可訂購產(chǎn)品的默認非易失性存儲器 (NVM) 寄存器設(shè)置的完整摘要,請參閱技術(shù)參考手冊 (TRM)。
TPS6521905 是一款用戶可編程的版本,默認情況下禁用所有電源軌,并且可以進行編程以滿足任何處理器或 SoC 的電源要求。TPS6521905 可以降低設(shè)計成本并縮短設(shè)計時間,通常可在不同工程之間重復(fù)使用。也可以重新編程單個器件型號來替換多個不同的器件型號,從而簡化供應(yīng)鏈。
| 器件名稱 | 處理器/SoC | 應(yīng)用用例 | 配套資料 | |||
|---|---|---|---|---|---|---|
| Vin | 存儲器 | VDD_Core | 技術(shù)參考手冊 (TRM) | 應(yīng)用手冊 | ||
| TPS6521905 | 不限:用戶可編程 PMIC | 不限 | 不限 | 不限 | - | TPS65219 非易失性存儲器 (NVM) 編程指南 |
| TPS6521901 | AM62、AM62 SIP、AM64 | 5V | DDR4 | 0.75V | SLVUCH3 | AM62:SLVAFD0 AM64:SLVAFE9 AM243:SLVAFK3 |
| TPS6521902 | AM62、AM62 SIP、AM64 | 3.3V | LPDDR4 | 0.75V | SLVUCL0 | |
| TPS6521903 | AM62、AM62 SIP、AM64 | 3.3V | DDR4 | 0.75V | SLVUCJ2 | |
| TPS6521904 | AM62、AM62 SIP、AM64、AM243 | 3.3V | DDR4 | 0.85V | SLVUCL1 | |
| TPS6521907 | AM62、AM62 SIP、AM64、AM243 | 5V | DDR4 | 0.85V | SLVUCL9 | |
| TPS6521908 | AM62、AM62 SIP、AM64、AM243 | 3.3V | LPDDR4 | 0.85V | SLVUCM0 | |
| TPS6521906 | AM335 | 5V | DDR3L | 1.1V | - | - |
| TPS6521909 | AM62A、AM67 | 5V | LPDDR4 | 0.85V 或 0.75V | - | - |
| TPS6521910 | AM62A、AM67 | 5V | LPDDR4 | 0.85V 或 0.75V | - | - |
| TPS652190C | NXP i.MX 8M Plus | 3.3V | DDR4 | 0.85V | SLVUCV3 | SLVAFQ2 |