ZHCABT0 September 2022 AM6411 , AM6412 , AM6421 , AM6422 , AM6441 , AM6442 , TPS65219 , TPS65220
用例:VSYS=5V,DDR4 存儲器
圖 4-4 展示了在具有 5V 輸入電源和 DDR4 存儲器的系統(tǒng)中,TPS6521901 型號為 AM64x 處理器供電的原理圖。5V 來自前置穩(wěn)壓器,與參考系統(tǒng)主輸入電源 (VSYS) 連接,并連接到降壓轉(zhuǎn)換器的電源輸入 (PVIN_Bx)。Buck1、Buck2 和 Buck3 用于為 VDD_CORE 供電,分別為 0.75V、3.3V VDDSHVx IO 和 DDR IO。由于 Buck2(3.3V PMIC 電源軌)編程為在上電序列中首先斜升,可用作一些 LDO 的輸入電源,從而最大限度地減少功耗。LDO1 配置為旁路,支持 SD 卡動態(tài)電壓在 3.3V 和 1.8V 之間變化。LDO1 上的電壓變化可由 I2C 觸發(fā),或?qū)?VSEL_SD 引腳設(shè)為高電平 (LDO1=3.3V) 或低電平 (LDO1=1.8V) 來觸發(fā)。LDO2 用于為 VDDR_CORE 供電。LDO3 支持 1.8V 模擬域,LDO4 支持 2.5V VPP,用于 DDR4 存儲器。此電源解決方案需要外部分立式降壓穩(wěn)壓器來提供 1.8V VDDSHV IO 域。此外部分立式穩(wěn)壓器可使用 PMIC 的 GPO1 啟用。TPS6521901 經(jīng)過預(yù)編程,可在上電序列的第二個階段啟用 GPO1,持續(xù)時間為 10ms。外部分立式穩(wěn)壓器必須斜升并在第二個階段的 10ms 內(nèi)達到穩(wěn)定的輸出電壓(在 PMIC 啟動上電序列的第三個階段之前)。其余的兩個通用引腳(GPIO 和 GPO2)是可自由使用的數(shù)字資源,默認情況下被禁用,可在 PMIC 完成上電序列后通過 I2C 啟用。圖 4-5 和圖 4-6 展示了 TPS6521901 上編程的上電和斷電序列。