ZHCSST0C June 2024 – April 2025 TPS7H6005-SEP , TPS7H6005-SP , TPS7H6015-SEP , TPS7H6015-SP , TPS7H6025-SEP , TPS7H6025-SP
PRODMIX
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
TPS7H60x5 的 BP5L、BP7L、BP5H、BOOT 和 VIN 上有欠壓鎖定 (UVLO)。當任何低側線性穩(wěn)壓器或 VIN 上的輸出電壓低于 UVLO 閾值(BP5L 線性穩(wěn)壓器的 4.05V,BP7L 線性穩(wěn)壓器的 6.2V,VIN 的 8.1V)時,PWM 輸入會被忽略,以防止 GaN FET 局部導通。在這種情況下,UVLO 會主動將 LO 和 HO 拉至低電平。當?shù)蛡确€(wěn)壓器和 VIN 均高于相應的 UVLO 閾值,但觸發(fā)了其中一個高側 UVLO(BP5H 的 4.05V 和/或 BOOT 的 6.65V)時,只會把 HO 拉至低電平。
柵極驅動器還有一個電源正常 (PGOOD) 引腳,可指示任何低側線性穩(wěn)壓器何時進入欠壓鎖定狀態(tài)。當所有低側穩(wěn)壓器和 VIN 均超過各自的上升 UVLO 閾值時,該引腳進入邏輯高電平狀態(tài)。如果其中任何一個線性穩(wěn)壓器或 VIN 降至相應的下降 UVLO 閾值以下,則該引腳會變?yōu)榛虮3诌壿嫷碗娖?。?PGOOD 引腳處于邏輯高電平狀態(tài)時,該引腳有一個 1MΩ 的內部下拉電阻。建議在 PGOOD 到 BP5L 之間連接一個 10kΩ 上拉電阻。