ZHCSPM6A December 2023 – November 2024 TAC5142
PRODUCTION DATA
數(shù)字音頻數(shù)據(jù)通過數(shù)字音頻串行接口 (ASI) 或音頻總線,在主機(jī)處理器和 TAC5142 之間流動(dòng)。該高度靈活的 ASI 總線可以通過引腳控制配置為在目標(biāo)或控制器模式下運(yùn)行。ASI 支持 TDM 模式(用于多通道運(yùn)行)、I2S 和左對(duì)齊 (LJ) 總線協(xié)議。數(shù)據(jù)采用 MSB 優(yōu)先的二進(jìn)制補(bǔ)碼脈沖編碼調(diào)制 (PCM) 格式,具有可通過引腳選擇的字長配置。
該器件使用硬件引腳 MD0 來支持音頻總線控制器或目標(biāo)運(yùn)行模式。在目標(biāo)模式下,F(xiàn)SYNC 和 BCLK 用作輸入引腳,而在控制器模式下,F(xiàn)SYNC 和 BCLK 用作器件生成的輸出引腳。表 7-2 展示了使用 MD0 引腳的控制器和目標(biāo)模式選擇。
| MD0 | 控制器和目標(biāo)選擇 |
|---|---|
| 接地短路 | 目標(biāo) I2S 模式 |
| 通過 4.7kΩ 接地短路 | 目標(biāo) TDM 模式 |
| 短接至 AVDD | 控制器 I2S 模式 |
| 通過 4.7kΩ 短接至 AVDD | 控制器 TDM 模式 |
| 通過 22kΩ 短接至 AVDD | 目標(biāo) LJ 模式 |
在目標(biāo)運(yùn)行模式下,可通過 MD1 和 MD2 引腳選擇 TAC5142 中音頻串行接口 (ASI) 的字長。在目標(biāo)模式下,TAC5142 還支持以 32 位字長和 1.8V AVDD 運(yùn)行。表 7-3 展示了用于設(shè)置在目標(biāo)模式下適用的字長、AVDD 電源電壓和抽取/內(nèi)插濾波器類型的配置表。在控制器模式下,支持 32 位固定字長,抽取/內(nèi)插濾波器配置為線性相位,MD1 和 MD2 引腳控制系統(tǒng)時(shí)鐘配置,如表 7-9 中所述。
| MD2 | MD1 | 字長、電源模式和抽取/內(nèi)插濾波器選擇(僅對(duì)目標(biāo)模式有效) |
|---|---|---|
| 低 | 低 | AVDD = 3.3V,字長 = 32,線性相位濾波器 |
| 低 | 高 | AVDD = 1.8V,字長 = 32,線性相位濾波器 |
| 高 | 低 | AVDD = 3.3V,字長 = 24,線性相位濾波器 |
| 高 | 高 | AVDD = 3.3V,字長 = 32,低延遲相位濾波器 |
TAC5142 為目標(biāo) TDM 工作模式提供時(shí)隙配置。在目標(biāo) TDM 模式下配置 MD0 時(shí),可通過 MD3 引腳進(jìn)行選擇。表 7-4 展示了在基于 MD3 引腳的目標(biāo) TDM 工作模式下選擇時(shí)隙。對(duì)于其他工作模式下的 MD3 選項(xiàng),請(qǐng)參閱表 7-1。
| MD3 | ADC 時(shí)隙 | DAC 時(shí)隙 |
|---|---|---|
| 低 | 時(shí)隙 0 和 1 的 ADC 數(shù)據(jù) | 時(shí)隙 0 和 1 的 DAC 數(shù)據(jù) |
| 高 | 時(shí)隙 2 和 3 的 ADC 數(shù)據(jù) | 時(shí)隙 2 和 3 的 DAC 數(shù)據(jù) |