ZHCSPX1C March 2003 – June 2022 SN54HC109 , SN74HC109
PRODUCTION DATA
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
這些器件包含兩個獨立的 J-K 正邊沿觸發(fā)式觸發(fā)器。預(yù)設(shè) (PRE) 或清零 (CLR) 輸入端的低電平會設(shè)置或復位輸出,不受其他輸入端電平的影響。當 PRE 和 CLR 處于非有效狀態(tài)(高電平)時,滿足設(shè)置時間要求的 J 和 K 輸入端數(shù)據(jù)將在時鐘 (CLK) 脈沖的正向邊沿傳輸?shù)捷敵龆?。時鐘觸發(fā)在一個特定電壓電平下發(fā)生,與時鐘脈沖的上升時間沒有直接關(guān)系。經(jīng)過保持時間間隔后,可以更改 J 和 K 輸入端的數(shù)據(jù)而不影響輸出端的電平。這些多功能觸發(fā)器通過將 K 接地并將 J 連接到高電平來作為切換觸發(fā)器運行。如果將 J 和 K 連接到一起,也能作為 D 型觸發(fā)器運行。
| 器件型號 | 封裝(1) | 封裝尺寸(標稱值) |
|---|---|---|
| SN54HC109J | CDIP (16) | 24.38mm × 6.92mm |
| SN74HC109D | SOIC (16) | 9.90mm × 3.90mm |
| SN74HC109N | PDIP (16) | 19.31mm × 6.35mm |
| SN74HC109NS | SO (16) | 6.20mm x 5.30mm |
| SNJ54HC109FK | LCCC (20) | 8.89mm × 8.45mm |
| SNJ54HC109W | CFP (16) | 10.16mm × 6.73mm |
功能方框圖