ZHCSLD7C June 2020 – February 2021 LMX2820
PRODUCTION DATA
圖 5-1 RTC 48 引腳 VQFN 封裝俯視圖| 引腳 | I/O | 說明 | |
|---|---|---|---|
| 名稱 | 編號(1) | ||
| 電源和接地 | |||
| VCCBUF | 24 | P | 輸出緩沖器電源。連接到 3.3V電源,并將低 ESR、0.1μF 和 1μF 去耦電容器接地。 |
| VCCBUF2 | 33 | P | 緩沖器電源。連接到 3.3V電源,并將低 ESR、0.1μF 和 1μF 去耦電容器接地。 |
| VCCCP | 13 | P | 電荷泵電源。連接到 3.3V電源,并將 1μF 去耦電容器接地。 |
| VCCDIG | 7 | P | 數(shù)字電源。連接到 3.3V電源,并將低 ESR、0.1μF 和 1μF 去耦電容器接地。 |
| VCCMASH | 17 | P | 數(shù)字電源。連接到 3.3V電源,并將低 ESR、0.1μF 和 1μF 去耦電容器接地。 |
| VCCVCO | 45 | P | VCO 電源。連接到 3.3V電源,并將低 ESR、0.1μF 和 1μF 去耦電容器接地。 |
| GND | 2 | G | 接地 |
| 4 | |||
| 6 | |||
| 15 | |||
| 16 | |||
| 27 | |||
| 29 | |||
| 32 | |||
| 40 | |||
| 42 | |||
| 47 | |||
| 48 | |||
| DAP | — | — | 將 GND 引腳連接到裸露的散熱焊盤以確保正確操作。使用多個(gè)過孔將散熱焊盤連接到任何內(nèi)部 PCB 接地平面,以獲得良好的熱性能。 |
| NC | 35 | NC | 接地。 |
| 偏置/LDO 旁路 | |||
| BIASVAR | 41 | B | VCO 變?nèi)萜?。?1μF 去耦電容器接地。 |
| BIASVCO | 3 | B | VCO 偏置。連接一個(gè) 0.47μF(以實(shí)現(xiàn)更快校準(zhǔn))至 4.7μF(以實(shí)現(xiàn)更優(yōu)帶內(nèi)相位噪聲)范圍內(nèi)的低 ESR 電容器 |
| BIASVCO2 | 34 | B | VCO 偏置。將 1μF 去耦電容器接地。靠近引腳放置。 |
| REFVCO2 | 36 | B | VCO 電源基準(zhǔn)。將 1μF 去耦電容器接地。 |
| REGIN | 10 | B | 輸入基準(zhǔn)路徑調(diào)節(jié)器去耦。將 1μF 去耦電容器接地??拷_放置。建議使用一個(gè)額外的低 ESR、0.1μF 去耦電容來過濾高頻噪聲。 |
| REGVCO | 46 | B | VCO 穩(wěn)壓器節(jié)點(diǎn)。將 1μF 去耦電容器接地。 |
| REFVCO | 44 | B | VCO 電源基準(zhǔn)。將 10μF 去耦電容器接地。 |
| 數(shù)字輸入 | |||
| CE | 1 | I | 芯片啟用。高阻抗 CMOS 輸入。1.8V 至 3.3V 邏輯。器件上的有效 HIGH 電源。 |
| MUTE | 37 | I | 緩沖器靜音控制。高阻抗 CMOS 輸入。1.8V 至 3.3V 邏輯。 |
| PSYNC | 5 | I | 具有可配置輸入信號電平的相位同步。將 100Ω 系列連接到 PSYNC 信號,如果不使用,則連接到 GND。 |
| CS# | 39 | I | SPI 鎖存。高阻抗 CMOS 輸入。1.8V 至 3.3V 邏輯。 |
| SCK | 18 | I | SPI 時(shí)鐘。高阻抗 CMOS 輸入。1.8V 至 3.3V 邏輯。 |
| SDI | 19 | I | SPI 數(shù)據(jù)。高阻抗 CMOS 輸入。1.8V 至 3.3V 邏輯。 |
| 模擬輸入 | |||
| OSCIN_P | 8 | I | 基準(zhǔn)輸入時(shí)鐘 (+)。高阻抗自偏置引腳。需要使用交流耦合。如果未使用,通過一個(gè) 50Ω 電阻將其交流耦合到地。 |
| PFDIN | 20 | I | 外部 PFD 輸入。自偏置引腳。需要交流耦合和一個(gè)外部 50Ω 電阻接地。 |
| RFIN | 28 | I | 外部 VCO 輸入。內(nèi)部 50Ω 端接。需要使用交流耦合。 |
| OSCIN_N | 9 | I | 基準(zhǔn)輸入時(shí)鐘 (-)。高阻抗自偏置引腳。需要使用交流耦合。如果未使用,通過一個(gè) 50Ω 電阻將其交流耦合到地。 |
| SRREQ_P | 11 | I | 差分 SYSREF 輸入時(shí)鐘 (+)。支持交流和直流耦合。 |
| VTUNE | 43 | I | VCO 調(diào)諧電壓輸入。將 1.5nF 或更高電容器連接到 VCO 接地端。 |
| SRREQ_N | 12 | I | 差分 SYSREF 輸入時(shí)鐘 (-)。支持交流和直流耦合。 |
| 輸出 | |||
| CPOUT | 14 | O | 電荷泵輸出。建議將環(huán)路濾波器的 C1 靠近該引腳連接。 |
| LD | 38 | O | 鎖定檢測輸出。3.3V 邏輯。 |
| MUXOUT | 23 | O | SPI 讀回輸出。3.3V 邏輯。CE = LOW 時(shí)高阻抗。 |
| RFOUTA_N | 30 | O,PU | 差分輸出 A (–)。內(nèi)部 50Ω 上拉。需要使用交流耦合。 |
| RFOUTA_P | 31 | O,PU | 差分輸出 A (+)。內(nèi)部 50Ω 上拉。需要使用交流耦合。 |
| RFOUTB_N | 25 | O,PU | 差分輸出 B (–)。內(nèi)部 50Ω 上拉。需要使用交流耦合。 |
| RFOUTB_P | 26 | O,PU | 差分輸出 B (+)。內(nèi)部 50Ω 上拉。需要使用交流耦合。 |
| SROUT_N | 22 | O,PU | 差分 SYSREF 輸出 (–)。內(nèi)部 50Ω 上拉。 |
| SROUT_P | 21 | O,PU | 差分 SYSREF 輸出 (+)。內(nèi)部 50Ω 上拉。 |