為了實現(xiàn)器件的最佳工作性能,應(yīng)使用良好的 PCB 布局實踐,包括:
- 噪聲可通過全部電路電源引腳以及運算放大器自身傳入模擬電路。旁路電容用于通過為局部模擬電路提供低阻抗電源,以降低耦合噪聲。
- 在每個電源引腳和接地端之間接入低等效串聯(lián)電阻 (ESR) 0.1μF 陶瓷旁路電容,并盡量靠近器件放置。從 V+ 到接地端之間的單個旁路電容適用于單電源應(yīng)用。
- 將電路中的模擬部分和數(shù)字部分單獨接地是最簡單最有效的噪聲抑制方法之一。通常將多層 PCB 中的一層或多層專門作為接地層。接地層有助于散熱和降低 EMI 噪聲拾取。確保對數(shù)字接地和模擬接地進行物理隔離,同時應(yīng)注意接地電流。
- 為了減少寄生耦合,請讓輸入走線盡可能遠離電源或輸出走線。如果這些跡線不能保持分離狀態(tài),最好讓敏感走線與有噪聲的走線垂直相交,而不是平行相交。
- 外部組件的位置應(yīng)盡量靠近器件。使 RF 和 RG 接近反相輸入可最大限度地減小寄生電容(如Topic Link Label12.2 所示)。
- 盡可能縮短輸入走線。切記:輸入走線是電路中最敏感的部分。
- 考慮在關(guān)鍵走線周圍設(shè)定驅(qū)動型低阻抗保護環(huán)。這樣可顯著減少附近走線在不同電勢下產(chǎn)生的漏電流。