ZHCSNG2B March 2022 – December 2024 AMC23C12-Q1
PRODUCTION DATA
施加電源電壓 VDD1 和 VDD2 時(shí),AMC23C12-Q1 器件可正常運(yùn)行,如建議運(yùn)行條件 表中所述。
當(dāng) REF 引腳上的電壓低于 VMSEL 閾值時(shí),高側(cè)的兩個(gè)比較器一同用作一個(gè)窗口比較器。如果 REF 引腳上的電壓超過 VMSEL 閾值,負(fù)比較器 (Cmp0) 將被禁用,而 Cmp1 用作一個(gè)具有更高遲滯的正比較器,如基準(zhǔn)輸入 一節(jié)中所述。
該器件具有透明模式和鎖存模式這兩種輸出工作模式,具體根據(jù) LATCH 輸入引腳設(shè)置來選擇。這兩個(gè)模式會(huì)影響 OUT 引腳對(duì)輸入信號(hào)條件變化的響應(yīng)方式。詳細(xì)信息,請(qǐng)參閱開漏數(shù)字輸出一節(jié)。