ZHCSSM9A September 2023 – December 2023 AMC21C12
PRODUCTION DATA
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
當(dāng)輸入電壓 (VIN) 上升到 VIT+ 閾值以上時,正比較器會發(fā)生跳變,其中該閾值被定義為基準(zhǔn)值加上內(nèi)部遲滯電壓。當(dāng) VIN 降至 VIT– 閾值以下時,正比較器會釋放,其中該閾值等于基準(zhǔn)值。當(dāng) VIN 降至 VIT– 閾值以下時,該負(fù)比較器會跳變,其中該閾值定義為負(fù)基準(zhǔn)值減去內(nèi)部遲滯電壓。當(dāng) VIN 上升到 VIT+ 閾值以上時,該負(fù)比較器會釋放,其中該閾值等于負(fù)基準(zhǔn)值。
VIT+ 與 VIT– 之間的差值被稱為比較器遲滯,對于小于 450mV 的基準(zhǔn)電壓,該差值為 4mV。由于存在集成遲滯,AMC21C12 對輸入噪聲不那么敏感,無需添加外部正反饋來產(chǎn)生遲滯,即可在高噪聲環(huán)境中穩(wěn)定工作。當(dāng)基準(zhǔn)值 (VREF) 大于 600mV 時,Cmp0 的遲滯會增加到 25mV。更多詳細(xì)信息,請參閱基準(zhǔn)輸入模擬輸入基準(zhǔn)輸入基準(zhǔn)輸入基準(zhǔn)輸入 說明。
圖 6-1 展示了遲滯與開關(guān)閾值之間關(guān)系的時序圖。