ZHCSR05A May 2023 – September 2023 AMC130M03
PRODUCTION DATA
每個 ADC 的調(diào)制器時鐘 MOD_CLK 源自用戶控制的可編程時鐘分頻器在 CLKIN 引腳提供的外部時鐘,如時鐘和功耗模式 一節(jié)中所述。默認情況下,在 CLKIN 引腳上提供的時鐘除以 NDIV = 2,以生成占空比為 50% 的內(nèi)部調(diào)制器時鐘 MOD_CLK??梢允褂?CLOCK 寄存器中的 CLK_DIV[1:0] 位將分頻器比率 NDIV 更改為值 4、8 和 12。
在溫度傳感器模式下,MOD_CLK 進一步除以系數(shù) 32,用作通道 2 的調(diào)制器時鐘以轉(zhuǎn)換通道 2 上的溫度讀數(shù)。然而,通道 0 和通道 1 上的調(diào)制器仍由未分頻的 MOD_CLK 控制,具體由 CLOCK 寄存器中的 CLK_DIV[1:0] 位定義。
表 8-8 展示了在溫度傳感器模式和正常模式下運行時每個 ADC 通道的 MOD_CLK。
| TS_EN | CLK_DIV[1:0] | 用于 MOD_CLK 的 NDIV | ||
|---|---|---|---|---|
| 通道 0 | 通道 1 | 通道 2 | ||
| AIN0N、AIN0P | AIN12N、AIN1P | AIN12N、AIN2P | ||
| 0b | 00b | 2 | 2 | 2 |
| 0b | 01b | 4 | 4 | 4 |
| 0b | 10b | 8 | 8 | 8 |
| 0b | 11b | 12 | 12 | 12 |
| 1b | 00b | 2 | 2 | 64 |
| 1b | 01b | 4 | 4 | 128 |
| 1b | 10b | 8 | 8 | 256 |
| 1b | 11b | 12 | 12 | 384 |
如溫度傳感器 一節(jié)所述,溫度傳感器模式的 ADC 轉(zhuǎn)換速率降低為原來的三十二分之一。