ZHCSRI5E February 2008 – June 2025 AMC1203
PRODUCTION DATA
圖 6-2 將 AMC1203 中實現(xiàn)的二階開關電容器 ΔΣ 調制器概念化。從輸入電壓 VIN = (VINN – VINP) 中減去 1 位數(shù)模轉換器 (DAC) 的輸出 V6。該減法在第一積分器級的輸入端提供模擬電壓 V2。再次從第一個積分器的輸出中減去 V6,得到一個饋入第二積分器級輸入的電壓 V3。將第二積分器級的輸出 V4 與內部基準電壓 VREF 進行比較。根據(jù) V4 的值,比較器的輸出可能會改變。在這種情況下,1 位 DAC 通過改變相關的模擬輸出電壓 V6,對下一個時鐘脈沖做出響應。這種變化會導致積分器向相反方向移動,并強制積分器輸出值跟蹤平均輸入值。
調制器將量化噪聲轉移到高頻。在典型應用中,Σ-Δ 輸出位流由數(shù)字低通濾波器進行濾波,以提高模數(shù)轉換的分辨率。該濾波器還可將較高采樣率的 1 位數(shù)據(jù)流轉換為較低速率(抽?。┑妮^高位數(shù)據(jù)字。TI 的 C2000? 和 Sitara? 微控制器系列提供可編程的硬接線濾波器結構,稱為 Σ-Δ 濾波器模塊 (SDFM),該模塊經(jīng)優(yōu)化可與 AMC1203 配合使用?;蛘?,可以使用現(xiàn)場可編程門陣列 (FPGA) 或復雜可編程邏輯器件 (CPLD) 來實現(xiàn)濾波器。